$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Integrated circuit package having heat sink bonded with resinous adhesive 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H01L-023/02
출원번호 US-0364537 (1989-06-12)
우선권정보 JP-0175958 (1983-09-22)
발명자 / 주소
  • Ogihara Satoru (Hitachi JPX) Kodama Hironori (Hitachi JPX) Ushifusa Nobuyuki (Hitachi JPX) Otsuka Kanji (Higashiyamato JPX)
출원인 / 주소
  • Hitachi, Ltd. (Tokyo JPX 03)
인용정보 피인용 횟수 : 20  인용 특허 : 2

초록

An integrated circuit package produced by bonding a rear surface of an insulating substrate enclosed in the package to a heat sink such as a cooling fin by a resinous adhesive, which may include one or more fillers, having a Young\s modulus of 500 kg/cm2 or less when formed into a film, has high rel

대표청구항

In an integrated circuit package comprising an insulating substrate, a cap and a sealing glass sealing the cap with the insulating substrate to form a hermetic casing which encloses at least one semiconductor element mounted on a front surface of the insulating substrate, lead members introduced fro

이 특허에 인용된 특허 (2)

  1. Ogihara, Satoru; Takeda, Yukio; Maeda, Kunihiro; Nakamura, Kousuke; Ura, Mitsuru, Electrically insulating silicon carbide sintered body.
  2. Kurihara, Yasutoshi; Suzuki, Yoshihiro; Ooue, Michio; Hachino, Hiroaki; Yanagi, Mitsuo, Insulated type semiconductor devices.

이 특허를 인용한 특허 (20)

  1. Wu Bing ; Costello Timothy G. ; Jun Kathy M., Adhesive composition with small particle size for microelectronic devices.
  2. Buchwalter, Stephen Leslie; Dang, Hung Manh; Gaynes, Michael A.; Papathomas, Konstantinos I., Cap attach surface modification for improved adhesion.
  3. Buchwalter,Stephen Leslie; Dang,Hung Manh; Gaynes,Michael A.; Papathomas,Konstantinos I., Cap attach surface modification for improved adhesion.
  4. Stephen Leslie Buchwalter ; Hung Manh Dang CA; Michael A. Gaynes ; Konstantinos I. Papathomas, Cap attach surface modification for improved adhesion.
  5. Sauerbier, Juergen; Gruebl, Wolfgang; Schuch, Bernhard; Trageser, Hubert; Robin, Hermann-Josef, Circuit board having a plurality of circuit board layers arranged one over the other having bare die mounting for use as a gearbox controller.
  6. Murai,Makoto; Usui,Ryosuke, Circuit device.
  7. Okamoto, Masahide; Ikeda, Osamu; Murasato, Yuki, Connecting member for connecting a semiconductor element and a frame, formed of an Al-based layer and first and second Zn-based layers provided on surfaces of the Al-based layer.
  8. Kim, Sarah E.; List, R. Scott; Myers, Alan, Cooling micro-channels.
  9. Wood,Alan G.; Cloud,Eugene H.; Kinsman,Larry D., Double-packaged multi-chip semiconductor module.
  10. Schwarzbauer, Herbert, Heat-conducting adhesive joint with an adhesive-filled, porous heat conductor.
  11. Sutardja, Sehat, Integrated chip package having intermediate substrate.
  12. Sutardja,Sehat, Integrated chip package having intermediate substrate and multiple semiconductor chips.
  13. Sutardja, Sehat, Integrated chip package having intermediate substrate with capacitor.
  14. Goto Masao (Yokohama JPX) Ikemizu Morihiko (Kawasaki JPX), Method of manufacturing a thin semiconductor package having many pins and likely to dissipate heat.
  15. Ng, Kee Y an; Tan, Cheng Why; Tham, Ji Kin, Physically compact device package.
  16. Kanda,Takashi; Fukuzono,Kenji, Semiconductor device having stiffener.
  17. Takahito Nakazawa JP; Yoshiaki Sugizaki JP, Semiconductor package and manufacturing method thereof.
  18. Su,Chao Yuan; Huang,Chen Der; Tsao,Pei Haw; Lin,Chuen Jye, Substrate design to improve chip package reliability.
  19. Ettehadieh Ehsan ; Kaul Sunil ; Malladi Dev, Thermal management enhancements for cavity packages.
  20. McMillan John R. (Southlake TX) Maslakow William H. (Lewisville TX) Castro Abram M. (Fort Worth TX), Thermally enhanced chip carrier package.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로