$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Clock generator with an automatic frequency change function 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H03K-003/00
출원번호 US-0027990 (1993-03-08)
우선권정보 JP-0052360 (1992-03-11)
발명자 / 주소
  • Tomiyori Yutaka (Tokyo JPX)
출원인 / 주소
  • NEC Corporation (Tokyo JPX 03)
인용정보 피인용 횟수 : 23  인용 특허 : 0

초록

If, in a clock generator according to the present invention, the first clock is switched to the second clock with a lower frequency, the frequency count circuit counts the frequency of the second clock with using the first clock as reference. The clock switching control means judges whether the freq

대표청구항

A clock generator with frequency change function comprising: a plurality of clock generation means for generating a plurality of clocks having different frequencies; a clock switching means for selectively outputting a current clock, wherein said current clock is one of said plurality of clocks that

이 특허를 인용한 특허 (23)

  1. Simolon, Brian; Kurth, Eric A.; Goodland, Jim; Nussmeier, Mark; Högasten, Nicholas; Hoelter, Theodore R.; Strandemar, Katrin; Boulanger, Pierre; Sharp, Barbara, Abnormal clock rate detection in imaging sensor arrays.
  2. Kosuda,Tsukasa; Hayakawa,Motomu, Apparatus for selecting and outputting either a first clock signal or a second clock signal.
  3. Orton John T. ; Nguyen Cau L. ; Singh Gurbir ; Dai Xia ; Nagaraj Raviprakash ; Pole ; II Edwin J., Changing clock frequency.
  4. Bae Jeong Hwan (Kyeungki-do KRX), Circuit and method for testing frequencies.
  5. Simon Anthony Segars GB, Data processing apparatus and testing method.
  6. Chen, Wei; Yang, Tongzeng; Wei, Konggang, Fast SMP/ASMP mode-switching hardware apparatus for a low-cost low-power high performance multiple processor system.
  7. Rigazio Luca,ITX, Generator of periodic clock pulses with period selectable between three periods using a synchronzation signal with two l.
  8. Krech ; Jr. Alan S. ; Miller Brian C., Graphics accelerator having minimal logic multiplexer system for sharing a microprocessor.
  9. De Cuyper,Steven H; Francis,Graeme, Integrated circuit with testable clock circuits.
  10. Doyle, Brent Raymond, Low power, area-efficient circuit to provide clock synchronization.
  11. Pole ; II Edwin J. ; Rushford Scott R. ; Swartzendruber Eric S. ; Dai Xia, Managing a system's performance state.
  12. Nakajima Toyokatsu,JPX, Microcomputer with two oscillators of different frequencies selectable by a reset signal set by an instruction or by an.
  13. Penry David A. ; Normoyle Kevin B., Phase enable and clock generation circuit.
  14. Toshio Kanai JP; Masayuki Murakami JP; Yasuhiro Takase JP, Power consumption reduction method, power consumption reduction circuit, control circuit, and hard disk drive apparatus.
  15. Wilcox Jeffrey, Redundant clock signal generating circuitry.
  16. McDermott Mark W. ; Fourcroy Antone L., Selectable clock generation mode.
  17. Kanou Hideki,JPX ; Matsumiya Masato,JPX ; Eto Satoshi,JPX ; Takita Masato,JPX ; Kitamoto Ayako,JPX ; Nakamura Toshikazu,JPX ; Kawabata Kuninori,JPX ; Hasegawa Masatomo,JPX ; Koga Toru,JPX ; Ishii Yuk, Semiconductor device.
  18. Yasukawa, Tomoki, Semiconductor device and clock correction method.
  19. Plourde, Olivier, System and method for configuring a microcontroller clock system.
  20. Cooper, Barnes, System and method for dynamically adjusting to CPU performance changes.
  21. Barnes Cooper, System and method for managing a plurality of processor performance states.
  22. Barnes Cooper, Thermal control within systems having multiple CPU performance states.
  23. Williams, Peter Andrew Rees, Thermally stable low power chip clocking.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로