$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Stress mode circuit for an integrated circuit with on-chip voltage down converter 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H03K-017/00
출원번호 US-0983328 (1992-11-30)
발명자 / 주소
  • Hardee Kim C. (Colorado Springs CO) Cordoba Michael V. (Colorado Springs CO)
출원인 / 주소
  • United Memories, Inc. (Colorado Springs CO 02) Nippon Steel Semiconductor Corporation (JPX 03)
인용정보 피인용 횟수 : 16  인용 특허 : 0

초록

A stress mode circuit is provided to generate a voltage that is either equal to a reference voltage or is a proportion of an external voltage (VCCEXT). The circuit includes two voltage divider circuits to provide the proportion voltage. Two differential amplifiers are provided to generate outputs co

대표청구항

A stress mode circuit comprising: a comparison circuit having a plurality of outputs and coupled to receive and compare a reference voltage with a first voltage derived from a supply voltage; a plurality of switches each respectively coupling said reference voltage and said first voltage to a common

이 특허를 인용한 특허 (16)

  1. Delano, Mark; Fletcher, Scott, Confetti launcher.
  2. Sandhu, Gurtej S.; Durcan, D. Mark, Devices with nanocrystals and methods of formation.
  3. Sandhu, Gurtej S.; Durcan, D. Mark, Devices with nanocrystals and methods of formation.
  4. Ou, Tien-Fan; Tsai, Wen-Jer; Huang, Jyun-Siang, Electrically isolated gated diode nonvolatile memory.
  5. Ma Manny K., Integrated circuit with voltage over-stress indicating circuit.
  6. Ashish Pancholy ; Gary A. Gibbs, Multi-level programmable voltage control and output buffer with selectable operating voltage.
  7. Ahuja Bhupendra K., Selectable reference voltage circuit for a digital-to-analog converter.
  8. Senda, Minoru; Tsukude, Masaki, Semiconductor integrated circuit device including a negative power supply circuit.
  9. Ong Adrian E., Supervoltage detection circuit having a multi-level reference voltage.
  10. Ong Adrian E., Supervoltage detection circuit having a multi-level reference voltage.
  11. Ritz, Terry Lee, Swirl confetti launcher.
  12. Kang, Dong-Keum, Voltage down converter.
  13. Kang, Dong-Keum, Voltage down converter.
  14. Suh, Jungwon, Voltage down converter for low voltage operation.
  15. Olah Robert A., Voltage down converter for multiple voltage levels.
  16. Olah Robert A., Voltage down converter for multiple voltage levels.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로