$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Extended segmented precharge architecture 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G11C-007/00
출원번호 US-0429441 (1995-04-27)
발명자 / 주소
  • Jallice Derwin L. (Reston VA) Durham Christopher M. (Austin TX) Ciraula Michael K. (Austin TX)
출원인 / 주소
  • International Business Machines Corporation (Armonk NY 02)
인용정보 피인용 횟수 : 6  인용 특허 : 6

초록

An extended segmented precharge architecture for static random access memories includes a logic circuitry on an SRAM chip to keep track as to whether a given bit line has been read out. As long as a given bit line has not been read out, precharge of the equalization lines is eliminated thereby incre

대표청구항

A memory array having row address inputs connected to a row address decoder and column address inputs connected to a column address decoder, said memory array including word lines organized into rows and a plurality of bit line pairs organized into columns, each bit line pair being associated with a

이 특허에 인용된 특허 (6)

  1. Flannagan Stephen T. (Austin TX) Reed Paul A. (Austin TX), Asynchronous row and column control.
  2. Ciraula Michael K.. (Manassas VA) Durham Christopher Mc. (Manassas VA) Harrison Reginald E. (Falls Church VA) Jallice Derwin J. (Reston VA) Lawson Dave C. (Manassas ; all of' VA) Stephen Craig L. (Ma, Asynchronous segmented precharge architecture.
  3. Reed Paul A. (Austin TX) Flannagan Stephen T. (Austin TX), Bit line precharge on a column address change.
  4. Sood Lal C. (Austin TX), Method and apparatus for selectively precharging column lines of a memory.
  5. Kim Byeong-Yun (Seoul KRX) Kwark Choong-Keun (Seoul KRX) Park Hee-Choul (Seoul KRX), Precharge system in a SRAM.
  6. Chow David G. L. (Austin TX) Liu Jack M. S. (Tempe AZ), Reducing power consumption in on-chip memory devices.

이 특허를 인용한 특허 (6)

  1. Brown Jeff S., Cycle time reduction using an early precharge.
  2. Lee, Michael Ju Hyeok; Truong, Bao G, Information handling system with SRAM precharge power conservation.
  3. Yamauchi Tatsumi,JPX ; Murabayashi Fumio,JPX, Semiconductor integrated circuit device.
  4. Inoue Kouji (Ikoma JPX), Semiconductor memory device and method for accessing a memory in the same.
  5. Hoang Loc B., Semiconductor memory device with reduced read disturbance.
  6. Jang Cheol-Ung,KRX, Semiconductor memory with sensing stability.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로