$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Fault tolerant MOSFET driver 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H03K-005/22
출원번호 US-7330804 (1996-10-16)
발명자 / 주소
  • Willis Scott C.
  • Jones Mark J.
출원인 / 주소
  • Lockheed Martin Corporation
대리인 / 주소
    Lane Aitken and McCann
인용정보 피인용 횟수 : 18  인용 특허 : 12

초록

A MOSFET switched, redundant power supply has a back-to-back MOSFET switch connecting respectively each power supply to a single load. Each power supply has a positive and negative gate voltage source. In a specific N-channel MOSFET embodiment, the positive (i.e. on) bias is coupled to each switch v

대표청구항

[ Having thus described our invention, what we claim as new and desire to secure by Letters Patent is as follows:] [1.] A fault tolerant MOSFET driver circuit for turning on and off MOSFET switches, which couple two or more redundant power sources to a load, comprising in combination:

이 특허에 인용된 특허 (12)

  1. Bingham David (San Jose CA), CMOS backup power switching circuit.
  2. Willis Scott C. (Manassas VA), Efficient fault tolerant switching circuit for redundant d. c. power supplies.
  3. Bradford Michael P. (Orange CT) Parkinson Gerald W. (Shelton CT) Grant Ross M. (Shelton CT), Electric power distribution and load transfer system.
  4. Donovan William J. (Yucaipa CA), Low offset MOSFET transistor switch control.
  5. Matthews Wallace E. (Richardson TX) Armstrong ; II Gene L. (Garland TX), Low-power semiconductor voltage comparator with hysteresis.
  6. Henry Paul M. (Tucson AZ), Method and apparatus for connecting and disconnecting a power field effect transistor.
  7. Sakihama Kazuhisa (Yokohama JPX) Fujimoto Takuya (Yokohama JPX), Power select circuit.
  8. Cowan Michael L. (Cary NC) Goodman David C. (Durham NC), Selective connection of power supplies.
  9. Basile Philip C. (Turnersville NJ), Solid state RF switch with self-latching capability.
  10. Shimoda Sadashi (Tokyo JPX), Switching circuit for selecting an output signal from plural input signals.
  11. Walther Michael (Ludwigsburg DEX) Siese Gerhard (Ludwigsburg DEX), Switching device having a polarity reversal protection system.
  12. Horiguchi Masashi (Kokubunji JPX) Hori Ryoichi (Tokyo JPX) Itoh Kiyoo (Higashikurume JPX) Nakagome Yoshinobu (Hachiouji JPX) Aoki Masakazu (Tokorozawa JPX) Tanaka Hitoshi (Tachikawa JPX), Voltage converter of semiconductor device.

이 특허를 인용한 특허 (18)

  1. Chai, Huazhen; Said, Waleed, Active AC inrush current control.
  2. Winick, Bradley D.; Smith, Robert B., Active circuit protection for switched power supply system.
  3. Erstad, David O., Circuit architecture for radiation resilience.
  4. Deboy, Gerald; Sanders, Anthony; Weis, Rolf, Circuit arrangement with a rectifier circuit.
  5. Deboy, Gerald; Sanders, Anthony; Weis, Rolf, Circuit arrangement with a rectifier circuit.
  6. Willis Scott C. ; Jones Mark J., Circuit for limiting inrush current through a transistor.
  7. Shi, Huan; Lohbeck, Axel, Circuit structure and method for reducing power consumption of device including active module and passive module.
  8. Kim Hyung-sun,KRX ; Lee In-ho,KRX ; Son Ho-kyu,KRX ; Lee Myung-woo,KRX ; Weon Jong-chel,KRX ; Yoo Seung-wha,KRX, Fault tolerant voltage regulator module circuit for supplying core voltage and cache voltage to a processor.
  9. Blanchard, Richard A., High-side switch with depletion-mode device.
  10. Bahl, Erik Stefan; McGary, John S.; Lyon, Jason P., Method and apparatus for forced current sharing in diode-connected redundant power supplies.
  11. Elbanhawy, Alan, Method and circuit for reducing losses in DC-DC converters.
  12. Umminger, Christopher Bruce; Soo, David Henry; Lee, Mitchell Edward; Sachdev, Pinkesh; Li, Zhipeng, Method and system for voltage independent power supply load sharing.
  13. Gillberg, James E., Monolithic low impedance dual gate current sense MOSFET.
  14. Gillberg, James E., Monolithic low impedance dual gate current sense MOSFET.
  15. Kubinski,Ronald A.; Phan,Tuan T.; Smith,Gregory H.; Nguyen,Huan N., Switch card apparatus and methods.
  16. Koch, Donald Giles, System and method for negative voltage protection.
  17. Clark, Lawrence T.; Mohr, Karl C.; Holbert, Keith E., Total ionizing dose radiation hardening using reverse body bias techniques.
  18. Allen, Robert J.; Hibbeler, Jason D.; Tellez, Gustavo E., Use of a layout-optimization tool to increase the yield and reliability of VLSI designs.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로