$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

[미국특허] Thin film transistors 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H01L-005/40
  • H01L-021/00
  • H01L-021/336
  • H01L-021/8238
출원번호 US-0024831 (2001-12-18)
발명자 / 주소
  • Bao, Zhenan
  • Chandross, Edwin Arthur
  • Rodgers, John A.
출원인 / 주소
  • Lucent Technologies Inc.
대리인 / 주소
    Wilde, Peter D.
인용정보 피인용 횟수 : 22  인용 특허 : 7

초록

The specification describes thin film transistor (TFT) devices with source/drain contacts made by a metallo organic deposition (MOD) method wherein a metallo organic compound/metal particulate mixture is deposited to form a base pattern, and the base pattern is then plated with gold. The porous, rel

대표청구항

The specification describes thin film transistor (TFT) devices with source/drain contacts made by a metallo organic deposition (MOD) method wherein a metallo organic compound/metal particulate mixture is deposited to form a base pattern, and the base pattern is then plated with gold. The porous, rel

이 특허에 인용된 특허 (7) 인용/피인용 타임라인 분석

  1. Duthaler Gregg M. ; Kazlas Peter T. ; Drzaic Paul S., Assembly of microencapsulated electronic displays.
  2. Gosain Dharam Pal,JPX ; Nomoto Kazumasa,JPX ; Westwater Jonathan,JPX ; Nakagoe Miyako,JPX ; Usui Setsuo,JPX ; Noguchi Takashi,JPX ; Mori Yoshifumi,JPX, Memory device and method of manufacturing the same, and integrated circuit and method of manufacturing semiconductor device.
  3. Christos Dimitrios Dimitrakopoulos ; Ioannis Kymissis ; Sampath Purushothaman, Method for improving performance of organic semiconductors in bottom electrode structure.
  4. Dharam Pal Gosain JP; Jonathan Westwater JP; Miyako Nakagoe JP; Setsuo Usui JP; Kazumasa Nomoto JP, Method of forming a semiconductor thin film on a plastic substrate.
  5. Gosain Dharam Pal,JPX ; Westwater Jonathan,JPX ; Nakagoe Miyako,JPX ; Usui Setsuo,JPX, Method of manufacturing thin film transistor.
  6. Batlogg Bertram Joseph ; Kloc Christian ; Schon Jan Hendrik, Thin film transistors.
  7. Christos Dimitrios Dimitrakopoulos ; Peter Richard Duncombe ; Bruce K. Furman ; Robert B. Laibowitz ; Deborah Ann Neumayer ; Sampath Purushothaman, Thin-film field-effect transistor with organic semiconductor requiring low operating voltages.

이 특허를 인용한 특허 (22) 인용/피인용 타임라인 분석

  1. Rudin, John Christopher, Conductive interconnects.
  2. Ramsdale, Catherine Mary; Sirringhaus, Henning; Von Werne, Timothy Allan, Electronic device.
  3. Goodner, Michael D.; Lee, Kevin J., Method buffer coating having a physical mixture of high toughness polymer and a low shrinkage polymer.
  4. Wang, Jia-Ping; Luo, Shu; Jiang, Kai-Li; Fan, Shou-Shan, Method for making lithium ion battery anode.
  5. Wang, Jia-Ping; Luo, Shu; Jiang, Kai-Li; Fan, Shou-Shan, Method for making lithium ion battery cathode.
  6. Yang, Yang; Ma, Liping; Beigel, Michael L., Method of creating a high performance organic semiconductor device.
  7. Zhang, Jie; Gamota, Daniel; Zhang, Min-Xian; Brazis, Paul; Kalyanasundaram, Krishna, Method of fabricating organic field effect transistors.
  8. Zhang,Jie; Brazis,Paul W.; Gamota,Daniel R.; Kalyanasundaram,Krishna; Zhang,Min Xian M., Method of fabricating organic field effect transistors.
  9. Kawase,Takeo; Harada,Mitsuaki; Kimura,Satoshi; Furihata,Hidemichi, Method of manufacturing a thin film transistor, thin film transistor, thin film transistor circuit, electronic device, and electronic apparatus.
  10. Bao, Zhenan, OFETs with active channels formed of densified layers.
  11. Bao,Zhenan, OFETs with active channels formed of densified layers.
  12. Chabinyc, Michael L.; Lujan, Rene A; Arias, Ana Claudia; Ho, Jackson H., Organic thin-film transistor backplane with multi-layer contact structures and data lines.
  13. Deevi, Sarojini; Pithawalla, Yezdi B., Preparation of intermetallics by metallo-organic decomposition.
  14. Meth,Jeffrey Scott; Sharp,Kenneth George; Wheland,Robert Clayton; Nunes,Geoffrey, Process for laminating a dielectric layer onto a semiconductor.
  15. Herman, Gregory; Mardllovich, Peter; Hoffman, Randy, Semiconductor devices and methods of making.
  16. Herman,Gregory; Mardilovich,Peter; Hoffman,Randy, Semiconductor devices and methods of making.
  17. Heitzinger, John M.; Snyder, John, Silicon thin film transistors, systems, and methods of making same.
  18. Heitzinger, John M.; Snyder, John, Silicon thin film transistors, systems, and methods of making same.
  19. Paul, Philip C.; Tam, Simon; Moore, Simon W., Smart card chip arrangement.
  20. Gambino, Richard; Longtin, Jon; Sampath, Sanjay, System and method for manufacturing embedded conformal electronics.
  21. Rudin, John Christopher, Thin film transistor device with metallic electrodes.
  22. Seo, Hyun-Sik; Choi, Nack-Bong, Thin film transistor including organic semiconductor layer and substrate including the same.

활용도 분석정보

상세보기
다운로드
내보내기

활용도 Top5 특허

해당 특허가 속한 카테고리에서 활용도가 높은 상위 5개 콘텐츠를 보여줍니다.
더보기 버튼을 클릭하시면 더 많은 관련자료를 살펴볼 수 있습니다.

관련 콘텐츠

저작권 관리 안내
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로