$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Semiconductor device having a plurality of conductive layers 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H01L-023/48
  • H01L-023/52
  • H01L-029/40
출원번호 US-0283253 (2002-10-30)
우선권정보 JP-0219987 (1996-08-21)
발명자 / 주소
  • Anand, Minakshisundaran Balasubramanian
출원인 / 주소
  • Kabushiki Kaisha Toshiba
대리인 / 주소
    Finnegan, Henderson, Farabow, Garrett & Dunner, L.L.P.
인용정보 피인용 횟수 : 6  인용 특허 : 11

초록

In the present invention, the bonding pad is formed in a lattice-like shape. Directly underneath the passivation layer, the etching stopper layer is provided. An opening is made through the passivation layer and the etching stopper layer so as to expose the bonding pad. The cavity sections of the la

대표청구항

1. A semiconductor device comprising: a semiconductor substrate; a semiconductor element formed on said semiconductor substrate; a first insulating layer formed above said semiconductor element and having a fiat upper surface and a plurality of pillars, first and second grooves formed therein,

이 특허에 인용된 특허 (11)

  1. Chittipeddi Sailesh ; Ryan Vivian, Bond pad design for integrated circuits.
  2. Wollesen Donald L. (Saratoga CA), High conductivity interconnection line.
  3. Mehta Sunil D. ; Li Xiao-Yu, Method for forming a semiconductor device having high reliability passivation overlying a multi-level interconnect.
  4. Sunada Takeshi,JPX, Method for manufacturing a semiconductor device having interconnection layers.
  5. Harada Shigeru (Hyogo-ken JPX) Hagi Kimio (Hyogo-ken JPX) Tsumura Kiyoaki (Hyogo-ken JPX), Process of passivating a semiconductor device bonding pad by immersion in O2 or O3 solution<.
  6. Minakshisundaran Balasubramanian Anand JP, Semiconductor device and method of manufacturing the same.
  7. Harada Shigeru (Hyogo-ken JPX) Endoh Takemi (Hyogo-ken JPX) Ishida Tomohiro (Hyogo-ken JPX), Semiconductor device and method of manufacturing thereof.
  8. Satoh Shinichi (Hyogo JPX) Ozaki Hiroji (Hyogo JPX) Kimura Hiroshi (Hyogo JPX) Wakamiya Wataru (Hyogo JPX) Tanaka Yoshinori (Hyogo JPX), Semiconductor device having bonding pad comprising buffer layer.
  9. Satoh Shinichi (Hyogo JPX) Ozaki Hiroji (Hyogo JPX) Kimura Hiroshi (Hyogo JPX) Wakamiya Wataru (Hyogo JPX) Tanaka Yoshinori (Hyogo JPX), Semiconductor device having bonding pad comprising buffer layer.
  10. Langley Rodney C. (Boise ID), Semiconductor device with improved bond pads.
  11. Cochran William T. (New Tripoli PA) Garcia Agustin M. (Allentown PA) Hills Graham W. (Allentown PA) Yeh Jenn L. (Macungie PA), Semiconductor devices having multi-level metal interconnects.

이 특허를 인용한 특허 (6)

  1. Chen,Sheng Hsiung, Method of improving copper pad adhesion.
  2. Watanabe, Kenichi; Ikeda, Masanobu; Kimura, Takahiro, Semiconductor device and method for manufacturing the same.
  3. Watanabe, Kenichi; Ikeda, Masanobu; Kimura, Takahiro, Semiconductor device and method for manufacturing the same.
  4. Watanabe, Kenichi; Ikeda, Masanobu; Kimura, Takahiro, Semiconductor device and method for manufacturing the same.
  5. Hutchinson, Erik Jon; Unger, Christopher Michael, Slider bond pad with a recessed channel.
  6. Melville, Ian D.; Farooq, Mukta G.; Jung, Dae Young, Structure and method for enhancing resistance to fracture of bonding pads.

문의처: helpdesk@kisti.re.kr전화: 080-969-4114

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로