$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Thyristor circuit providing overcurrent protection to a low impedance load 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H02H-003/20
출원번호 US-0421245 (2003-04-23)
발명자 / 주소
  • Casey, Kelly C.
출원인 / 주소
  • TECCOR Electronics, LP
대리인 / 주소
    Chauza &
인용정보 피인용 횟수 : 5  인용 특허 : 28

초록

A thyristor provides overcurrent protection to a low impedance load, such as a transformer, by adding a resistance in series with the transformer winding. As overcurrents attempt to pass through the transformer winding, a sufficient voltage is generated in the transformer so that a thyristor connect

대표청구항

1. A thyristor circuit for use with a low impedance load, comprising:a gated thyristor having an anode, a cathode and a gate; a loading impedance for connection in series with said low impedance load; said anode and gate of said gated thyristor adapted for connection in parallel across said low impe

이 특허에 인용된 특허 (28)

  1. Atkins Ian Paul,GBX, Arrangement for protecting telecommunications equipment from voltage transients.
  2. Atkins Ian P. (Swindon GB2), Circuit protection arrangement.
  3. Weiss Lawrence D. (New York NY) Kawan Joseph C. (Hollywood CA) Roth Leslie (Plainview NY) Vollmer Jim R. (Los Angeles CA) Tucci Morris L. (Van Nuys CA) Takata Melvin M. (Hermosa Beach CA) Samulon Alf, Computer and telephone apparatus with user friendly computer interface and enhanced integrity features.
  4. Anthony Thomas R. (Schenectady NY) Cline Harvey E. (Schenectady NY), Deep diode lead throughs.
  5. Ogawa Takuzo (Hitachi JA) Yatsuo Tsutomu (Hitachi JA) Morita Keiichi (Hitachi JA), Diode-integrated high speed thyristor.
  6. Anthony Thomas R. (Schenectady NY), Fabrication of drilled and diffused junction field-effect transistors.
  7. Webb Monty F. (Richardson TX) Turner Elmer L. (Irving TX), Four layer overvoltage protection device having buried regions aligned with shorting dots to increase the accuracy of ov.
  8. Bernier Eric,FRX, Full protection component for a subscriber line interface circuit.
  9. Anthony Thomas R. (Schenectady NY) Houston Douglas E. (Liverpool NY) Loughran James A. (Scotia NY), High-aspect-ratio hollow diffused regions in a semiconductor body.
  10. Anthony Thomas R. (Schenectady NY), Immersion type ISFET.
  11. Martin Philip T. (Raleigh NC), Lightning protection circuit for digital subscriber loop interface.
  12. Pryor Dennis Malcolm (Swindon GB2) Challis Michael (Swindon GB2), Maintenance termination unit for telephone circuits.
  13. Webb Monty F. (Irving TX) Le Vinh Q. (Irving TX) Turner ; Jr. Elmer L. (Irving TX), Method of fabricating packaged TRIAC and trigger switch.
  14. Gurtler Richard W. (Mesa AZ) Pearse Jeffrey (Chandler AZ) Wilson Syd R. (Phoenix AZ), Method of forming vias through two-sided substrate.
  15. Rault Pierre (Saint Cyr sur Loire FRX), Overcurrent protection device.
  16. Billings William W. (Lima OH) Mitchell James T. (Lima OH) Luebrecht Richard E. (Wapakoneta OH), Overcurrent protection system.
  17. Bernier Eric (Mettray FRX), Overload protection circuit.
  18. Svedberg Per (Vallingby SEX), Overvoltage protection means for protecting low power semiconductor components.
  19. Pistilli Antonio (Stittsville CAX), Protection of active telephone line interface circuits.
  20. Croft Gregg D. (Palm Bay FL), SCR inductor transient clamp.
  21. Brunner Herbert,DEX, Semiconductor component with plastic sheath and method for producing the same.
  22. Kelly C. Casey ; Elmer L. Turner, Jr., Semiconductor device providing overvoltage and overcurrent protection for a line.
  23. Yagi, Hajime; Tsuyuki, Tadaharu; Koma, Kotaro; Miyazawa, Yoshihiro, Semiconductor device with additional carrier injecting junction adjacent emitter region.
  24. Kelly C. Casey ; Elmer Lee Turner, Jr., Single side contacts for a semiconductor device.
  25. Gaul Stephen Joseph (Melbourne FL), System for interconnecting stacked integrated circuits.
  26. Curry William, System for protecting telecommunications equipment from transient voltages.
  27. Grinberg Jan (Los Angeles CA) Jacobson Alexander D. (Los Angeles CA) Chow Kuen (Thousand Oaks CA), Three-dimensionally structured microelectronic device.
  28. Hammerberg Lars E. (Handen SEX) Hjortendal Royne G. (Sorunda SEX) Ghisler Walter (Upplands Vsby SEX), Voltage controlled transient protection unit.

이 특허를 인용한 특허 (5)

  1. Templeton, George; Washburn, James, Low capacitance over-voltage protection thyristor device.
  2. Saers, Robert; Liljestrand, Lars; Tengner, Tomas; Magnusson, Jesper, Passive electronic fuse for protecting a DC application.
  3. Casey, Kelly C., SCR circuit for protecting central office end of telephone line.
  4. Van Dalen,Rob; Koops,Gerrit Elbert Johannes, Semiconductor device and method of manufacturing such a device.
  5. Lai, Li-Chun, Timing device without neutral line.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로