$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

[미국특허] Phase-locked loop integrated circuits that support clock signal updates during dead zone compensation time intervals 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H03L-007/06
출원번호 US-0640075 (2003-08-13)
우선권정보 KR-0015864 (2003-03-13)
§371/§102 date 20030724 (20030724)
발명자 / 주소
  • Lee, Kun Seok
출원인 / 주소
  • Samsung Electronics Co., Ltd.
대리인 / 주소
    Myers Bigel Sibley &
인용정보 피인용 횟수 : 5  인용 특허 : 28

초록

PLL integrated circuits include a charge pump having first and second input terminals that are configured to receive UP and DOWN control signals, respectively. A phase detector is also provided. The phase detector is configured to generate the UP and DOWN control signals at active levels during a de

대표청구항

1. A phase-locked loop (PLL) integrated circuit, comprising:a phase detector that is configured to generate overlapping UP and DOWN control signals at active levels during a dead zone compensation time interval using a control circuit that supports reference clock signal and/or feedback clock signal

이 특허에 인용된 특허 (28) 인용/피인용 타임라인 분석

  1. Arcus Christopher G., Accurate PLL charge pump with matched up/down currents from Vds-compensated common-gate switches.
  2. Sung-Sik Hwang KR, Circuit for synchronizing frequencies of clock signals.
  3. Rejean Beaulieu CA, Controlled slew reference switch for a phase locked loop.
  4. Preslar Donald R. (Plainfield NJ), Digital phase comparator with improved sensitivity for small phase differences.
  5. Herrmann Helmut,DEX ; Herzinger Stefan,DEX, Digital phase-frequency detector.
  6. In-Hyo Ryu KR, Digital phase-locked loop apparatus with enhanced phase error compensating circuit.
  7. McCorkle John W., Fast-locking low-noise phase-locked loop.
  8. Jung-bae Lee KR, Internal clock signal generator including circuit for accurately synchronizing internal clock signal with external clock signal.
  9. Mi-Yeon Han KR, Loop filtering apparatus for reducing frequency lock-up time and phase noise of a phase locked loop for use in a mobile terminal.
  10. Nam Chul,KRX ; Kourganov A. N.,KRX, Method and system for detecting phase lock in a phase-locked loop.
  11. Fridi, Ahmed Reda; Bellaouar, Abdellatif; Embabi, Sherif, Method for tuning a VCO using a phase lock loop.
  12. Ichihara, Masaki, PLL circuit having a variable output frequency.
  13. Tae-Won Ahn KR, Phase lock detection circuit for phase-locked loop circuit.
  14. Byung-Hyun Yu KR, Phase locked loop circuit for reducing lock-in time.
  15. Welland, David R.; Wang, Caiyi, Phase locked loop circuitry for synthesizing high-frequency signals and associated method.
  16. Choi, Dong-myung, Phase locked loop for stable clock generation in applications of wide band channel clock recovery and operation method thereof.
  17. Kelkar Ram ; Novof Ilya Iosiphovich ; Wyatt Stephen Dale, Phase locked loop having adaptive jitter reduction.
  18. Kim, Young-Soo, Phase locked loop using lock detecting circuit.
  19. Young-Ho Kim KR; Sang-Heung Lee KR; Heung-Soo Rhee KR; Jin-Yeong Kang KR, Phase locked loop with high-speed locking characteristic.
  20. Suzuki Ryouichi,JPX, Phase-locked loop circuit.
  21. Austin H. Lesea, Phase-locked loop employing programmable tapped-delay-line oscillator.
  22. Lesea, Austin H., Phase-locked loop employing programmable tapped-delay-line oscillator.
  23. Wilson, William B., Phase-locked loop with digitally controlled, frequency-multiplying oscillator.
  24. Dufour Yves R. (Sunnyvale CA), Phase-locked oscillator arrangement.
  25. Rhee Woogeun ; Ali Akbar, Phase/frequency detector with time-delayed inputs in a charge pump based phase locked loop and a method for enhancing the phase locked loop gain.
  26. McKnight, Steven L.; Bruick, Richard K., Prolyl-4-hydroxylases.
  27. Boerstler David William, Self-resetting phase/frequency detector with reduced dead zone.
  28. Eckhardt, James Patrick; Krauter, Byron Lee, Single-edge clock adjustment circuits for PLL-compatible, dynamic duty-cycle correction circuits.

이 특허를 인용한 특허 (5) 인용/피인용 타임라인 분석

  1. Rylyakov, Alexander V.; Tierno, Jose A., Digital phase and frequency detector.
  2. Cheng, Yi-Chi, Systems and methods of phase frequency detection involving features such as improved clock edge handling circuitry/aspects.
  3. Cheng, Yu-Chi, Systems and methods of phase frequency detection involving features such as improved clock edge handling circuitry/aspects.
  4. Krishnaswamy, Harish; Hashemi, Hossein, Ultra-wideband variable-phase ring-oscillator arrays, architectures, and related methods.
  5. Krishnaswamy, Harish; Hashemi, Hossein, Variable-phase ring-oscillator arrays, architectures, and related methods.

활용도 분석정보

상세보기
다운로드
내보내기

활용도 Top5 특허

해당 특허가 속한 카테고리에서 활용도가 높은 상위 5개 콘텐츠를 보여줍니다.
더보기 버튼을 클릭하시면 더 많은 관련자료를 살펴볼 수 있습니다.

섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로