$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

[미국특허] Static storage element for dynamic logic 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H03K-019/20
출원번호 US-0187879 (2002-07-02)
발명자 / 주소
  • Seningen, Michael R.
  • Potter, Terence M.
  • Blomgren, James S.
출원인 / 주소
  • Intrinsity, Inc.
대리인 / 주소
    Mathew J. Booth &
인용정보 피인용 횟수 : 8  인용 특허 : 21

초록

A storage element (100, 200) is capable of statically storing a dynamic input signal, and providing that static signal to dynamic logic gates. The element receives at least two input logic signals (150, 170), one of which is a dynamic signal (150) that may be one wire of a 1-of-N signal used in FAST

대표청구항

1. A storage element apparatus comprising:at least two input logic signals, each having a signal value, wherein one of said input logic signals further comprises a first dynamic logic input signal with a first signal value that comprises the output of a dynamic logic cell during a first evaluate cyc

이 특허에 인용된 특허 (21)

  1. Wendell Dennis L. ; Wong Benjamin S., Dual comparator circuit and method for selecting between normal and redundant decode logic in a semiconductor memory dev.
  2. Sigal Leon J. (Monsey NY) Warnock James D. (Mohegan Lake NY), Dynamic and preset static multiplexer in front of latch circuit for use in static circuits.
  3. Bosshart Patrick W., Dynamic logic circuits using selected transistors connected to absolute voltages and additional selected transistors connected to selectively disabled voltages.
  4. Klass Edgardo F., Edge-triggered staticized dynamic flip-flop with conditional shut-off mechanism.
  5. David M. Friend ; Nghia Van Phan, Fully dynamic logic network circuits.
  6. Joseph N. Hong, Latch circuit.
  7. Manglore Rajesh, Latched time borrowing domino circuit.
  8. Petro Anthony M. ; Blomgren James S., Method and apparatus for 3-stage 32-bit adder/subtractor.
  9. Leight Timothy S. ; Potter Terence M. ; Blomgren James S., Method and apparatus for N-NARY hardware description language.
  10. Timothy S. Leight ; Terence M. Potter ; James S. Blomgren, Method and apparatus for N-Nary logic circuit design tool with precharge circuit evaluation.
  11. Potter Terence M. ; Blomgren James S. ; Petro Anthony M., Method and apparatus for a 1 of 4 shifter.
  12. Blomgren James S. ; Potter Terence M. ; Horne Stephen C. ; Seningen Michael R. ; Petro Anthony M., Method and apparatus for a N-nary logic circuit using 1 of 4 signals.
  13. Blomgren James S. ; Potter Terence M. ; Horne Stephen C. ; Seningen Michael R. ; Petro Anthony M., Method and apparatus for a N-nary logic circuit using 1 of N signals.
  14. Petro Anthony M. ; Blomgren James S., Method and apparatus for an N-NARY sum/HPG adder/subtractor gate.
  15. Potter Terence M. ; Blomgren James S. ; Petro Anthony M. ; Horne Stephen C., Method and apparatus for logic synchronization.
  16. Seningen Michael R. ; Blomgren James S. ; Potter Terence M., Method and apparatus for routing 1 of N signals.
  17. Klass Edgardo F. ; Amir Chaim NMI, Method for implementing a single phase edge-triggered dual-rail dynamic flip-flop.
  18. Ye, Yibin; Spotten, Reed D.; De, Vivek K., NMOS precharge domino logic.
  19. Klass Edgardo F. ; Amir Chaim, Single phase edge-triggered dual-rail dynamic flip-flop.
  20. Klass Edgardo F. ; Amir Chaim, Single-phase edge-triggered dual-rail dynamic flip-flop.
  21. Phillips Larry B. (Austin TX), Static/dynamic flip-flop.

이 특허를 인용한 특허 (8)

  1. Bhat, Navakanta; Jeyasingh, David Rakesh Gnana, Adaptive keeper circuit to control domino logic dynamic circuits using rate sensing technique.
  2. Kong, Bai Sun; Kim, Jong Woo; Kim, Joo Seong, CMOS differential logic circuit using voltage boosting technique.
  3. Belluomini,Wendy Ann; Montoye,Robert Kevin; Saha,Aniket Mukul, Dynamic logical circuit having a pre-charge element separately controlled by a voltage-asymmetric clock.
  4. Lundberg, James R.; Qureshi, Imran, Fast dynamic register.
  5. Qureshi, Imran, Fast dynamic register with transparent latch.
  6. Seningen, Michael R.; Yeung, Raymond C., One-of-n N-nary logic implementation of a storage cell.
  7. Belluomini, Wendy Ann; Saha, Aniket Mukul, Reduced power consumption limited-switch dynamic logic (LSDL) circuit.
  8. Qureshi, Imran, Scannable fast dynamic register.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로