$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Method and apparatus for arithmetic coding and termination 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H03M-007/00
출원번호 US-0895882 (2004-07-20)
발명자 / 주소
  • Bossen,Frank Jan
출원인 / 주소
  • NTT Docomo, Inc.
대리인 / 주소
    Blakely, Sokoloff, Taylor & Zafman LLP
인용정보 피인용 횟수 : 9  인용 특허 : 22

초록

초록이 없습니다.

대표청구항

대표청구항이 없습니다.

이 특허에 인용된 특허 (22)

  1. Horie, Hitoshi, Arithmetic coding apparatus and image processing apparatus.
  2. Van Der Vleuten Renatus J.,NLX, Arithmetic encoding and decoding of an information signal.
  3. Ohmori Masatake,JPX, Bit-plane coding device.
  4. Tomohiro Kimura JP; Masayuki Yoshida JP; Fumitaka Ono JP, Coding method, decoding method, coding device and decoding device.
  5. Kimura Tomohiro (Kanagawa JPX) Kino Shigenori (Kanagawa JPX) Yoshida Masayuki (Kanagawa JPX) Ono Fumitaka (Kanagawa JPX), Coding system.
  6. Tomohiro Kimura JP; Ikuro Ueno JP; Masayuki Yoshida JP, Data encoding method, data encoding apparatus, data decoding method, and data decoding apparatus.
  7. Tomohiro Kimura JP; Masayuki Yoshida JP; Fumitaka Ono JP, Encoding apparatus, decoding apparatus, encoding/decoding apparatus, encoding method and decoding method.
  8. Taichi Yanagiya JP; Tomohiro Kimura JP; Ikuro Ueno JP; Masayuki Yoshida JP; Fumitaka Ono JP, Encoding, decoding, and probability estimation method.
  9. Farwell William D., Error correction of system transfer function by use of input compensation.
  10. Elbornsson, Jonas, Estimation of timing offsets in parallel A/D converters.
  11. Kost Robert Roy ; Kassik Ronald Wayne, High speed interlaced analog interface.
  12. Horie Hitoshi,JPX ; Shirai Hideyuki,JPX, Image processing apparatus.
  13. Jenq Yih-Chyun (Lake Oswego OR), Interleaved digitizer array with calibrated sample timing.
  14. Bossen, Frank Jan, Method and apparatus for arithmetic coding and termination.
  15. Takahashi Susumu (Tokyo JPX), Method and apparatus for detecting a sampling-period sync signal from an output signal of a digital-to-analog converter.
  16. Karen J. Stephen ; Hon W. Lam ; Jonathan Cromwell, Method and apparatus for encoding and decoding a turbo code in an integrated modem system.
  17. Langdon ; Jr. Glen G. (Aptos CA) Zandi Ahmad (Cupertino CA), Order-preserving, fast-decoding arithmetic coding arithmetic coding and compression method and apparatus.
  18. Knudsen Niels, System and method for reducing errors in an analog to digital converter.
  19. Miki Takahiro (Hyogo JPX) Ando Hideki (Hyogo JPX), Time interleaved analog-digital converter and a method for driving the same.
  20. Corcoran John J. (Portola Valley CA), Timing and amplitude error estimation for time-interleaved analog-to-digital converters.
  21. Bengio Yoshua,CAX ; Bottou Leon ; Howard Paul G., Z-coder: a fast adaptive binary arithmetic coder.
  22. Yoshua Bengio CA; Leon Bottou ; Paul G. Howard, Z-coder: a fast adaptive binary arithmetic coder.

이 특허를 인용한 특허 (9)

  1. Horie,Masayuki; Suda,Yukio, 64B/66B Encoding data generation method and circuit.
  2. Zhidkow, Sergey, Apparatus and method for improving error correction capability using stuffing byte.
  3. Zhidkow, Sergey, Apparatus and method for improving error correction capability using stuffing byte.
  4. Banwait,Harminder S.; Pearson,Eric C.; James,Scott F., Arithmetic decode without renormalization costs.
  5. Southivong, Tchi, CABAC type encoding device and method.
  6. Klejsa, Janusz; Li, Minyue; Kleijn, Willem Bastiaan, Estimator for estimating a probability distribution of a quantization index.
  7. Vaithianathan, Karthik, High performance renormalization for binary arithmetic video coding.
  8. Wilson,James; Kablotsky,Joshua A.; Stein,Yosef; Mayer,Christopher M., Programmable compute system for executing an H.264 binary decode symbol instruction.
  9. Stein, Yosef; Kablotsky, Joshua A., Simplified programmable compute system for executing an H.264 binary decode symbol instruction.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로