$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Electrostatic chuck with smart lift-pin mechanism for a plasma reactor 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H02N-013/00
출원번호 US-0115951 (2005-04-26)
등록번호 US-7292428 (2007-11-06)
발명자 / 주소
  • Hanawa,Hiroji
  • Nguyen,Andrew
  • Collins,Kenneth S.
  • Ramaswamy,Kartik
  • Gallo,Biagio
  • Al Bayati,Amir
출원인 / 주소
  • Applied Materials, Inc.
대리인 / 주소
    Law Office of Robert M. Wallace
인용정보 피인용 횟수 : 14  인용 특허 : 13

초록

A lift pin assembly for use in a reactor for processing a workpiece includes plural lift pins extending generally parallel with a lift direction, each of the plural lift pins having a top end for supporting a workpiece and a bottom end. A lift table faces the bottom ends of the pins and is translata

대표청구항

What is claimed is: 1. A lift pin assembly for use in a reactor for processing a workpiece, said lift pin assembly comprising: plural lift pins extending generally parallel with a lift direction, each of said plural lift pins having a top end for supporting a workpiece and a bottom end; a lift tabl

이 특허에 인용된 특허 (13)

  1. Chen, Kuen-Ei; Wu, Yu-Yi; Chung, Chia-Hung, Chamber wafer detection.
  2. Horwitz Christopher M. (New South Wales AUX), Electrostatic chuck with improved release.
  3. Harashima Keiichi (Tokyo JPX) Akimoto Takeshi (Tokyo JPX), Electrostatic chuck with mechanism for lifting up the peripheral of a substrate.
  4. Karl F. Leeser, Method and apparatus for controlling chucking force in an electrostatic.
  5. Leeser Karl F., Method and apparatus for dechucking a workpiece from an electrostatic chuck.
  6. Hoinkis Mark ; Restaino Darryl, Method and apparatus for determining wafer warpage for optimized electrostatic chuck clamping voltage.
  7. Bok Hoen Kim ; Mario Dave Silvetti ; Ameeta Madhava ; Davood Khalili ; Martin Seamons ; Emanuele Cappello ; Nam Le ; Lloyd Berken, Method and apparatus for reducing particle contamination on wafer backside during CVD process.
  8. Collins Kenneth S. (San Jose CA) Buchberger Douglas (Tracy CA), Method for dechucking a workpiece from an electrostatic chuck.
  9. Shiota Iku,JPX ; Tsuboi Kyo,JPX, Method of detaching object to be processed from electrostatic chuck.
  10. Birang Manoocher (Los Gatos CA) Ding Jian (San Jose CA) Levinstein Hyman J. (Berkeley Heights NJ), Method of determining a dechucking voltage which nullifies a residual electrostatic force between an electrostatic chuck.
  11. Anderson, Thomas W.; Sexton, Greg S., Semiconductor wafer lifting device and methods for implementing the same.
  12. Berman, Michael J.; Barber, Rennie G., System and method for optimizing the electrostatic removal of a workpiece from a chuck.
  13. Patrick A. Van Cleemput ; George D. Papasouliotis ; Mark A. Logan ; Bart van Schravendijk ; William J. King, Very high aspect ratio gapfill using HDP.

이 특허를 인용한 특허 (14)

  1. Son, Hyoung Kyu, Apparatus and method for measuring chuck attachment force.
  2. Onate, Jaime; Kilgore, Michael; Lam, Jimmy; Kueper, Timothy W.; Ye, Dan, Electrostatic chuck assembly with capacitive sense feature, and related operating method.
  3. Lerner, Alexander N.; Behdjat, Mehran; Valdivia, Paula, Lift pin for substrate processing.
  4. Wang, Haitao; Lee, Wonseok; Shoji, Sergio Fukuda; Zhang, Chunlei; Ramaswamy, Kartik, Method and apparatus for de-chucking a workpiece using a swing voltage sequence.
  5. McMillin, Brian; Tong, Jose V.; Wang, Yen-Kun Victor, Method and apparatus for reduction of voltage potential spike during dechucking.
  6. Lu, Chung-Tsung; Su, Pin-Chia; Liou, Yu-Chih, Method and apparatus for safely dechucking wafers.
  7. Lu, Chung-Tsung; Su, Pin-Chia; Liou, Yu-Chih, Method and apparatus for securely dechucking wafers.
  8. McMillin, Brian; Tong, Jose V.; Wang, Yen-Kun Victor, Method for reduction of voltage potential spike during dechucking.
  9. Tjandra, Agus S.; Olsen, Christopher S.; Swenberg, Johanes F.; Yokota, Yoshitaka, Methods for forming conformal oxide layers on semiconductor devices.
  10. Hao, Fangli; Fu, Yuehong, Pin lifter assembly with small gap.
  11. Okita, Shogo; Asakura, Hiromi; Watanabe, Syouzou; Wada, Toshihiro; Okune, Mitsuhiro; Hiroshima, Mitsuru, Plasma processing apparatus and plasma processing method.
  12. Yudovsky, Joseph, Spring-loaded pins for susceptor assembly and processing methods using same.
  13. Lu, Chung-Tsung; Su, Pin-Chia; Liou, Yu-Chih, System for securely dechucking wafers.
  14. Suzuki, Masaru, Unloading method of object, program storage medium, and mounting mechanism.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로