$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Method of implementing a high-speed header bypass function 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H04L-009/00
  • G06F-015/16
출원번호 US-0718564 (2003-11-24)
등록번호 US-7310728 (2007-12-18)
발명자 / 주소
  • Haight,Charles Francis
출원인 / 주소
  • ITT Manufacturing Enterprises, Inc.
대리인 / 주소
    Edell, Shapiro & Finnan, LLC
인용정보 피인용 횟수 : 2  인용 특허 : 11

초록

A method of bypassing a programmable processing element can include examining data where the data has at least a header, removing the header from the data, encrypting the data through a cryptographic component, rejoining the removed header and the encrypted data, and outputting the rejoined header a

대표청구항

I claim: 1. A method for high-speed header bypassing, the method comprising: receiving unencrypted data and a header associated with the unencrypted data; under control of separation state machine logic, separating the header from the associated unencrypted data; under control of first validation s

이 특허에 인용된 특허 (11)

  1. Davidian Winston ; Ho Kenneth Yiu-Kwong ; Parker Kenneth W., Automatic data bypass of a removed/failed CDMA channel unit.
  2. Callum Roy, Cryptographic packet processing unit.
  3. Huggins Alan H. ; Schmulian David E. ; MacPherson John ; Devanney William L., Designing integrated circuit gate arrays using programmable logic device bitstreams.
  4. Langhammer, Martin; Starr, Gregory; Hwang, Chiao Kai, Devices and methods with programmable logic and digital signal processing regions.
  5. Trimberger Stephen M. (San Jose CA), Field programmable gate array with built-in bitstream data expansion.
  6. Bhat Narasimha B. (Berkeley CA) Chaudhary Kamal (Berkeley CA), Field programmable logic device with dynamic interconnections to a dynamic logic core.
  7. Hanna, Stephen Dale, Method and apparatus for tracing hardware states using dynamically reconfigurable test circuits.
  8. Agrawal Om P. (San Jose CA) Wright Michael J. (Menlo Park CA) Shen Ju (San Jose CA), Programmable gate array with improved configurable logic block.
  9. Tsuchida Shinichi,JPX, Secrecy communication system.
  10. Suresh Krishna ; Christopher Owen, Security chip architecture and implementations for cryptography acceleration.
  11. Chen Nang-Ping (Cupertino CA) Ko Robert J. (Saratoga CA) Li Jeong-Tyng (Cupertino CA) Huang Thomas B. (San Jose CA) Wang Ming-Yang (Lafayette CA), Structure and method for providing a reconfigurable emulation circuit without hold time violations.

이 특허를 인용한 특허 (2)

  1. Mackey, Christopher D.; Harris, Duncan G.; Kurdziel, Michael T., Scalable packet analyzer and related method.
  2. Spilsbury, Daniel Michael, Unmanned air vehicle communications.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로