$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Low clock-power integrated clock gating cell 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H03K-003/289
  • H03K-019/00
출원번호 US-0089238 (2013-11-25)
등록번호 US-9362910 (2016-06-07)
발명자 / 주소
  • Gurumurthy, Girishankar
  • Vasishta, Mahesh Ramdas
출원인 / 주소
  • TEXAS INSTRUMENTS INCORPORATED
대리인 / 주소
    Pessetto, John R.
인용정보 피인용 횟수 : 3  인용 특허 : 11

초록

In an integrated clock gating (ICG) cell a latch is coupled to a NOR gate. The NOR gate receives an enable signal. The latch is configured to generate a latch output in response to the state of the enable signal. The latch includes a tri-state inverter. A NAND gate is coupled to the latch and the NA

대표청구항

1. An integrated clock gating cell comprising: a NOR gate receiving an enable signal;a latch coupled to an output of the NOR gate, the latch configured to generate a latch output in response to a state of the enable signal, the latch comprising a tri-state inverter; anda NAND gate coupled to an outp

이 특허에 인용된 특허 (11)

  1. Kvinta, Stephen Andrew; Frederick, Marlin Wayne; Huang, Chih-Wei, Clock control of state storage circuitry.
  2. Klein, Matthew H.; Swanson, Richard W.; Bauer, Trevor J.; Young, Steven P.; DeBaets, Andy, Clock distribution to facilitate gated clocks.
  3. Chuang,Fu Chai, Data retention cell and data retention method based on clock-gating and feedback mechanism.
  4. Branch, Charles M.; Bartling, Steven C.; Shah, Dharin N., Digital storage element architecture comprising dual scan clocks and gated scan output.
  5. Vasishta, Mahesh Ramdas; Torvi, Pavan Vithal; Sarthi, Sonal Rattnam; Subbannavar, Badarish Mohan, Functional-input sequential circuit.
  6. Hesley Steven C., Integrated XNOR flip-flop.
  7. Berzins, Matthew S.; Kenkare, Prashant U., Integrated clock gater (ICG) using clock cascode complimentary switch logic.
  8. Jain, Abhishek, Low power flip-flop circuit.
  9. Smith, Geoffrey J., Low power flip-flop circuit and operation.
  10. Hsieh, Shang-Chih; Chang, Chih-Chiang; Wu, Chang-Yu, Scan flip-flop circuit having fast setup time.
  11. Ebihara Kou (Kawasaki JPX) Kawaguchi Kunihiko (Kawasaki JPX), Semiconductor integrated circuit device having edge trigger flip-flop circuit for decreasing delay time.

이 특허를 인용한 특허 (3)

  1. Berzins, Matthew; Lim, James Jung, Apparatus for low power high speed integrated clock gating cell.
  2. Yang, Shengli; Huang, Xing, Clock circuit and clock signal transmission method thereof.
  3. Kim, Ah-Reum; Lee, Hyun; Kim, Min-Su, Clock gating circuit.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로