$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Methods and apparatuses for generating machine code for driving an execution unit 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-009/44
  • G06F-003/06
  • G06F-008/41
  • G06F-011/34
출원번호 US-0141776 (2016-04-28)
등록번호 US-10209920 (2019-02-19)
우선권정보 CN-2015 1 0836365 (2015-11-26)
발명자 / 주소
  • Shen, Tian
출원인 / 주소
  • VIA ALLIANCE SEMICONDUCTOR CO., LTD.
대리인 / 주소
    McClure, Qualey & Rodack, LLP
인용정보 피인용 횟수 : 0  인용 특허 : 11

초록

A method for generating machine code for driving an execution unit is introduced to incorporate with at least the following steps: Data access instructions of a kernel, which are associated with the same memory surface, are collected. An address pattern associated with the data access instructions i

대표청구항

1. A method for generating machine code for driving an execution unit, comprising: collecting a plurality of data access instructions of a kernel, which are associated with the same memory surface;analyzing an address pattern associated with the data access instructions to generate a global-id addre

이 특허에 인용된 특허 (11)

  1. Lee, Jin-Seok; Kim, Seong-Gun; Yoo, Dong-Hoon; Hwang, Seok-Joong; Nah, Jeongho; Lee, Jaejin; Lee, Jun, Apparatus and method for generating vector code.
  2. Avkarogullari, Gokhan; Kan, Alexander K.; Chiu, Kelvin C., Combining compute tasks for a graphics processing unit.
  3. Meier Stephan G. ; Juffa Norbert ; Achenbach Michael D. ; Weber Frederick D., Converting register data from a first format type to a second format type if a second type instruction consumes data produced by a first type instruction.
  4. Besemer John O. (Cerritos CA) Bellamy Clifford J. (Malvern AUX), Hierarchical multi-processor network for memory sharing.
  5. Apostol ; Jr. George ; Baran Peter R. ; McInnis Roderick J., Integrated circuit with unified memory system and dual bus architecture.
  6. Carpenter Gary Dale ; deBacker Philippe Louis ; Dean Mark Edward ; Glasco David Brian ; Rockhold Ronald Lynn, Interrupt architecture for a non-uniform memory access (NUMA) data processing system.
  7. Bradley L. Taylor, Local memory unit system with global access for use on reconfigurable chips.
  8. Sturges Jay J., Method and apparatus for managing access to a computer system memory shared by a graphics controller and a memory contro.
  9. De Wille Eberhard,DEX ; Ulm Michael,DEX, Method for storing and retrieving data in a control system, in particular in a motor vehicle.
  10. Weir Kenneth A. (Endicott NY), Reconfigurable, multiprocessor system with protected, multiple, memories.
  11. Carter John B. ; Davis Scott H. ; Dietterich Daniel J. ; Frank Steven J. ; Phillips Robert S. ; Woods John ; Porter David ; Lee Hsin H., System and method for providing highly available data storage using globally addressable memory.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로