$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Clock gating circuit 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H03K-003/356
  • H03K-019/0185
  • H03K-019/00
  • H03K-003/037
  • H03K-003/012
출원번호 US-0139949 (2016-04-27)
등록번호 US-10230373 (2019-03-12)
우선권정보 KR-10-2015-0058762 (2015-04-27); KR-10-2015-0139061 (2015-10-02)
발명자 / 주소
  • Kim, Ah-Reum
  • Lee, Hyun
  • Kim, Min-Su
출원인 / 주소
  • SAMSUNG ELECTRONICS CO., LTD.
대리인 / 주소
    Sughrue Mion, PLLC
인용정보 피인용 횟수 : 0  인용 특허 : 13

초록

Provided are semiconductor circuits. A semiconductor circuit includes: a first circuit configured to propagate a value of a first node to a second node based on a voltage level of a clock signal; a second circuit configured to propagate a value of the second node to a third node based on the voltage

대표청구항

1. A semiconductor circuit comprising: a first circuit configured to propagate a value of a first node to a second node based on a voltage level of a clock signal;a second circuit configured to propagate a value of the second node to a third node based on the voltage level of the clock signal; anda

이 특허에 인용된 특허 (13)

  1. Park, Jin soo; Jung, Gun ok, Clock gated circuit.
  2. Francom,Erin Dean, Clock gater circuit and associated method.
  3. Elkin, Ilyas; Yang, Ge; Alben, Jonah, Clock gating latch, method of operation thereof and integrated circuit employing the same.
  4. Saint-Laurent, Martin; Mohd, Bassam Jamil; Bassett, Paul, Clock gating system and method.
  5. Alfke Peter H. ; Ching Alvin Y. ; Frake Scott O. ; Wong Jennifer ; Young Steven P., Clock-gating circuit for reducing power consumption.
  6. Ngo,Hung C.; Sivagnaname,Jayakumaran; Nowka,Kevin J.; Montoye,Robert K., Controlled load limited switch dynamic logic circuitry.
  7. Nandi, Suvam; Subbannavar, Badarish Mohan, Flip-flops with low clock power.
  8. Berzins, Matthew S.; Kenkare, Prashant U., Integrated clock gater (ICG) using clock cascode complimentary switch logic.
  9. Nandi, Suvam; Subbannavar, Badarish Mohan, Integrated clock gating cell using a low area and a low power latch.
  10. Gurumurthy, Girishankar; Vasishta, Mahesh Ramdas, Low clock-power integrated clock gating cell.
  11. Salling, Jakob, Low-power dual-edge-triggered storage cell with scan test support and clock gating circuit therefor.
  12. Kim, Min-Su, Semiconductor circuit including a clock gating circuit.
  13. Datta, Animesh; Saint-Laurent, Martin; Verma, Varun; Patel, Prayag B., Systems and methods using improved clock gating cells.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로