$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

MOS Technology Development 에 관한 연구 원문보기

보고서 정보
주관연구기관 한국전자통신연구원
Electronics and Telecommunications Research Institute
연구책임자 김보우
참여연구자 이철동 , 강진영 , 박성모 , 유종선 , 신현종 , 정제명 , 김여환 , 장영조 , 김광수 , 최태현 , 백규하 , 박성배 , 이만구 , 문규 , 유영주 , 연광일 , 박홍준
발행국가대한민국
언어 한국어
발행년월1984-03
주관부처 과학기술부
사업 관리 기관 한국전자통신연구원
Electronics and Telecommunications Research Institute
등록번호 TRKO200200000225
DB 구축일자 2013-04-18

초록

1. 회로설계 분야
가. ${\mu}$PD 80C49논리회로 분석을 통한 K80C49 논리회로 설계
나. K80C49 논리 동작의 컴퓨터 시뮤레이션
다. K80C49 회로 설계
라. SPICE 2G Program을 이용한 주요회로의 회로 시뮤레이션 수행
마. 3${\mu}$m CMOS layout rule 설정 및 chip 의 topology 구상
바. 256 ${\times}$ 16 bit PLA(Programmable Logic Arra

목차 Contents

  • 제1장 서론...20
  • 제2장 K80C49 설계...23
  • 제1절 서론...24
  • 제2절 논리 설계...24
  • 1. 논리회로...24
  • 2. 논리 시뮤레이션...25
  • 제3절 회로 설계...32
  • 1. 회로 설계 규칙...32
  • 2. Logic to Circuit Conversion...59
  • 3. K80C49 회로 Diagram...62
  • 제4절 Layout 설계...63
  • 1. 설계 규칙...63
  • 2. Topology Plan...70
  • 제3장 공정...72
  • 제1절 서론...73
  • 제2절 테스트 칩의 설계...74
  • 1. 테스트 칩의 개요...74
  • 2. A Module...76
  • 3. B Module...79
  • 4. C Module...80
  • 5. D Module...82
  • 6. Module Layout...96
  • 제3절 테스트 칩의 제작...96
  • 제4절 CMOS Parameter의 측정 방법...104
  • 제5절 측정 결과 및 분석...128
  • 1. 불순물 분포...128
  • 2. MOSFET 의 Threshold 전압...131
  • 3. 전류-전압 특성...140
  • 4. 채널 길이와 폭의 감소...147
  • 5. 저항...154
  • 6. Function 측정...162
  • 7. 요약...168
  • 제6절 결론...172
  • 참고문헌...173
  • 제4장 K80C49 Self Test Kit 제작...174
  • 제1절 서론...175
  • 제3절 Diagnostic Problem...179
  • 제5장 DEVICE MODELING...182
  • 제1절 서론...183
  • 제2절 SPICE Level 3 모델에 의한 CMOS 모델 파라미터...183
  • 제3절 CMOS 인버어터 특성...222
  • 제4절 결론...237
  • 참고문헌...238
  • 제6장 PLA에의 응용...239
  • 제1절 서론...240
  • 제2절 PLA의 설계...240
  • 제3절 PLA의 제작...255
  • 제4절 PLA의 테스트...258
  • 제5절 결론...263
  • 제7장 결론...265
  • 부록...268

연구자의 다른 보고서 :

참고문헌 (25)

섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로