$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

반도체 설계기술개발에 관한 연구 원문보기

보고서 정보
주관연구기관 한국전자통신연구원
Electronics and Telecommunications Research Institute
연구책임자 이철동
참여연구자 유영욱 , 문규 , 박성배 , 박인학 , 신용석 , 연광일 , 이만구 , 정희범
발행국가대한민국
언어 한국어
발행년월1984-03
주관부처 과학기술부
사업 관리 기관 한국전자통신연구원
Electronics and Telecommunications Research Institute
등록번호 TRKO200200000265
DB 구축일자 2013-04-18

초록

본 연구사업에서는 최신 설계기술을 보유한 고급인력의 수급을 위해 1983년 8월 30일부터 1984년 2월28일까지 6개월간 7명의 연구원을 미국 San Jose소재 Silicon Valley에 위치한 VTI에 파견하여 현장훈련을 하였다. VTI는 반도체 Production 이외에 CAD System 개발에 있어 미국내에서 첨단을 달리는 회사이다. 파견된 연구원들은 크게 두 부분으로 나뉘어 CAD System 을 이용한 MOS LSI 설계실습과 CAD System 자체에 대한 분석${\cdot}$연구를 통해 반도

목차 Contents

  • 제 1 장 서론...22
  • 제 2 장 K80C48 설계...28
  • 제 1 절 서론...29
  • 제 2 절 논리 및 회로설계...29
  • 1. 논리설계...29
  • 2. 회로설계...30
  • 제 3 절 Layout 설계...58
  • 1. Topology...58
  • 2. Layout Rules...61
  • 제 4 절 결론...64
  • 부록...66
  • 제 3 장 K1000, HCMOS 1-Bit Controller 설계...349
  • 제 1 절 개요...350
  • 제 2 절 시스템 정의...352
  • 1. 특성...352
  • 2. 전체 Block Diagram...352
  • 3. Instruction Table...354
  • 4. 전기적 특성 및 스윗칭 특성...355
  • 제 3 절 기본설계법칙...358
  • 1. 기본 Circuit Sizing 및 Principle...358
  • 2. Fan-In 및 Fan-Out Chart...360
  • 3. Special Layout Rules...362
  • 제 4 절 Logic 및 Circuit 설계...364
  • 1. Logic Simulation...364
  • 2. Circuit Simulation...381
  • 제 5 절 Layout Rules...387
  • 제 6 절 결론...391
  • 부록...395
  • 제 4 장 High Speed CMOS Cell Library...426
  • 제 1 절 서론...427
  • 제 2 절 설계원리...427
  • 제 3 절 Cell의 정의...429
  • 1. CKO0, Quad 2-Input NAND Gate...429
  • 2. CKO2, Quad 2-Input NOR Gate...434
  • 3. CKO4, Hex Inverter...439
  • 4. CK14, Hex Schmitt-Trigger Inverter...444
  • 5. CK51, 2-Wide 2-Input/2-Wide 3-Input AND-OR-INVETER Gates...449
  • 6. CK74, Dual D Flip-Flop With SET And RESET...454
  • 7. CK76, Cual J-K Flip-Flop With SET And RESET...458
  • 8. CK137, 1-Of-8 Decoder/Demultipoexer With Address Latch...461
  • 9. CK151, 8 Input Data Selector/Multiplexer...466
  • 제 4 절 결론...468
  • 제 5 장 CAD System 운영 및 VlSI 설계 교육...469
  • 제 1 절 서론...470
  • 제 2 절 VLSI 설계개요 및 현황...471
  • 1. VLSI 설계개요 및 현황...471
  • 2. Standard Cell...503
  • 3. Gate Array...504
  • 4. Cell Compiler...505
  • 제 3 절 CAD System 정의 및 VTI의 CAD Tools...509
  • 1. Apollo System과 Network...509
  • 2. VTI의 CAD System...514
  • 제 4 절 VIP와 MAINSALL Language...518
  • 1. VIP...518
  • 2. MAINSAIL Language...518
  • 제 5 절 VLSI 설계 교육...518
  • 1. VTI의 훈련과정...518
  • 2. KIET의 Course계획...523
  • 제 6 절 Apollo System 설치 및 Software 배치...526
  • 제 7 절 결론...526
  • 부록...528
  • 제 6 장 결론...716

연구자의 다른 보고서 :

참고문헌 (25)

섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로