최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기주관연구기관 | 서울대학교 Seoul National University |
---|---|
보고서유형 | 최종보고서 |
발행국가 | 대한민국 |
언어 | 한국어 |
발행년월 | 2014-05 |
과제시작연도 | 2013 |
주관부처 | 미래창조과학부 Ministry of Science, ICT and Future Planning |
등록번호 | TRKO201500003057 |
과제고유번호 | 1711003945 |
사업명 | 일반연구자지원(미래부) |
DB 구축일자 | 2015-05-16 |
DOI | https://doi.org/10.23000/TRKO201500003057 |
1. 연구과제의 개요
■ 저손실 수동소자의 집적화 방법 연구
- IC 칩 내부에서는 수 nH, 수 nF이 허용면적에 따른 현실적인 한계치이고, 외부소자에 비해 직렬저항에 의한 손실이 큼.
- 이를 해결하기 위해 칩 내부 자원을 최대한 활용한 손실 대비 인덕턴스, 커패시턴스 값을 최대화 할 수 있는 최적화된 인덕터 및 커패시터 구조를 연구하고, 단위 면적당 인덕턴스와 커패시턴스를 최대화하여, 사용 면적을 최소화 하는 방안을 연구함.
■ 고주파수 DC-DC 컨버터를 위한 고속 제어회로 설계
- 기존의 DC-D
● On-chip Planar Inductor Design
Investigating the efficacy of on-chip planar spiral inductors with post-processed magnetic cores for the purpose of on-chip, point-of-load DC-DC regulation. The best core structure feasible with simple IC post-processing steps such as etching/drilling and depositi
※ AI-Helper는 부적절한 답변을 할 수 있습니다.