$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

차세대 고속통신 변조기(SCCC+16/32/64 APSK) VHDL 코드 개발 및 하드웨어 구현
VHDL Code Development and Hardware Implementation for Next-Generation High-Speed Communication Modulator (SCCC+16/32/64 APSK) 원문보기

보고서 정보
주관연구기관 한양대학교
HanYang University
연구책임자 윤동원
보고서유형최종보고서
발행국가대한민국
언어 한국어
발행년월2020-10
주관부처 과학기술정보통신부
Ministry of Science and ICT
등록번호 TRKO202100021388
DB 구축일자 2022-04-09
키워드 적응적 변조 및 부호화.직렬 연접 길쌈 부호화.직교 진폭 변조.고속통신.위성통신.Adaptive Coding and Modulation(ACM).Serial Concatenated Convolutional Codes (SCCC).Amplitude Phase Shift Keying (APSK).High Rate Telemetry.Satellite Communications.

초록

차세대 고속통신 변조기(SCCC+16/32/64 APSK) VHDL 코드 개발 및 하드웨어 구현을 위해 아래와 같은 연구를 수행함
• MATLAB Simulink 기반 차세대 고속통신 변복조기 성능 검증
• 차세대 고속통신 변조기(SCCC+QPSK, 16APSK) VHDL 코드 개발
• 고속통신 변조기 VHDL 코드 합성 및 Test Bench 검증
• HW 타겟 보드 레벨 고속통신 변조기 성능 시험 및 검증

(출처 : 보고서 요약서 3p)

Abstract

□ Purpose & Contents
VHDL code development and hardware implementation for next-generation high-speed communication modulator (SCCC+16/32/64 APSK)
▪ Performance Analysis for next-generation high-speed communication modulator using MATLAB Simulink
▪ VHDL code development for next-generation

목차 Contents

  • 표지 ... 1
  • 제 출 문 ... 2
  • 보고서 요약서 ... 3
  • 요 약 문 ... 3
  • SUMMARY ... 4
  • 목차 ... 5
  • 1. 연구개발과제의 개요 ... 6
  • (1) 연구개발 목적 ... 6
  • (2) 연구개발의 필요성 ... 6
  • (3) 연구개발 범위 ... 7
  • 2. 국내외 기술 개발 현황 ... 7
  • 3. 연구 수행 내용 및 성과 ... 8
  • (1) 차세대 고속통신 변조기 시스템 구조 설계를 위한 동작 클럭 주파수 체계 설계 ... 8
  • (2) 차세대 고속통신 변조기 시스템 구조 설계 ... 20
  • (3) 차세대 고속통신 변조기 시스템을 구성하는 주요 모듈의 설계 및 VHDL 코드 개발 ... 21
  • 4. 목표 달성도 및 관련 분야 기여도 ... 55
  • (1) 목표 달성도 ... 55
  • (2) 관련 분야 기여도 ... 55
  • 5. 연구개발성과의 활용계획 ... 56
  • (1) 활용 분야 및 방안 ... 56
  • (2) 기업화 ... 56
  • (3) 추가연구 ... 56
  • (4) 기술이전 ... 56
  • 6. 연구개발과제 수행에 따른 연구실 등의 안전 조치 이행 실적 ... 56
  • (1) 연구실 안전 점검 체계 및 실시 ... 56
  • (2) 연구활동종사자 안전교육 및 훈련 ... 57
  • (3) 기타 시행 사항 ... 57
  • 7. 연구개발과제의 대표적 연구 실적 ... 57
  • 8. 참고 문헌 ... 58
  • 끝페이지 ... 59

표/그림 (82)

참고문헌 (25)

섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로