$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

반도체 생산 공정에서 재공재고 균형과 셋업 시간을 고려한 생산 계획 연구 : A study on the production control policies considering WIP balance and setup time in a semiconductor fabrication line 원문보기


김세정 (한국과학기술원 산업공학과 국내박사)

초록
AI-Helper 아이콘AI-Helper

본 논문은 재투입(reentrant) 특성을 가지는 반도체 생산 공정에서 생산 투입량 결정을 연구한 논문이다. 특히, 반도체 생산 공정 중 주요 병목 공정인 사진 공정스테퍼(stepper)에서 작업될 웨이퍼의 종류와 양을 결정하는 수리적 모델을 제시하고 있다. 이렇게 제시된 MIP모델은 공정 중에 발생하는 셋업 시간을 고려하여 실제 재공재고량이 목표 재공재고량과 같아지게 하는 것을 목표로 한다. 목적식은 실제 재공재고와 목표 재공재고의 차이와 셋업 시간의 합으로 구성되어 있으므로 두 요소에 대한 가중치를 달리해 비율테스트(ratio test)를 실시하였다. 실험은 OPL studio를 이용해 진행 되었다. 또한 본 논문은 MIP를 푸는데 소요되는 계산 시간이 너무 긴 문제를 해결하기 위한 세 가지 ...

Abstract AI-Helper 아이콘AI-Helper

This paper mainly deals with the problem determining workloads in a semiconductor fabrication line. A mathematical model is proposed to determine the amount and type of wafers which will be processed on equipment used in photolithography process. Photolithography process is main bottleneck process i...

주제어

#재공재고 반도체 생산 셋업 시간 발견적 기법 선형계획법 정수계획법 

학위논문 정보

저자 김세정
학위수여기관 한국과학기술원
학위구분 국내박사
학과 산업공학과
발행연도 2005
총페이지 i, 41p.
키워드 재공재고 반도체 생산 셋업 시간 발견적 기법 선형계획법 정수계획법
언어 eng
원문 URL http://www.riss.kr/link?id=T10643198&outLink=K
정보원 한국교육학술정보원
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로