$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

[학위논문] 고속 DRAM을 위한 Clock Data Recovery
High-speed DRAM Clock Data Recovery with 1/8-rate linear phase detector in 0.18um CMOS technology 원문보기


서영석 (한양대학교 대학원 전자컴퓨터통신공학과 국내석사)

초록
AI-Helper 아이콘AI-Helper

본 논문에서는 0.18um 4-metal CMOS 공정을 이용해 고속으로 동작하는 CDR(Clock and Data Recovery) 회로를 연구하였다. 연구된 CDR은 linear PD(Phase Detector)를 사용하였다. 기존의 linear PD가 갖는 문제점을 개선함으로서 CDR 성능을 향상시키는 데 목적을 두었다. 기존의 linear PD는 CDR의 데이터 rate가 증가함에 따라 PD 출력펄스의 크기가 작아지는 현상을 가지고 있다. 이는 보통 데이터 펄스크기의 절반에 해당한다. 작은 크기의 PD 출력펄스는 CDR 데이터 rate의 증가를 제한하다. 본 논문에서 제안한 1/8-rate linear PD는 데이터 rate의 1/8에 해당하는 클럭을 이용함으로서 PLL의 VCO 설계의 부담이 완화된다. 또한 기존의 PD보다 더 큰 출력펄스를 만들어 냄으로서 CDR 데이터 rate를 증가시킬 수 있다. 본 논문에서 설계된 CDR의 구조는 기준 클럭이 존재하는 가정 하에 ...

Abstract AI-Helper 아이콘AI-Helper

Using 1/8-rate linear phase detector, Clock and data recover circuit is proposed in this paper. The proposed CDR(Clock and Data Recovery) phase detector uses 1/8-rate clock, and expands the width of phase error & reference pulse than conventional linear-type CDR phase detector. Thereby the proposed ...

Keyword

#전자통신학 

학위논문 정보

저자 서영석
학위수여기관 한양대학교 대학원
학위구분 국내석사
학과 전자컴퓨터통신공학과
발행연도 2008
총페이지 v, 42 p.
키워드 전자통신학
언어 kor
원문 URL http://www.riss.kr/link?id=T11229737&outLink=K
정보원 한국교육학술정보원

관련 콘텐츠

저작권 관리 안내
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로