최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기낮은 전원 공급 전압과 표준 CMOS 공정 설계 환경에서 스위치-커패시터 설계 기법을 사용하는 델타-시그마 변조기를 설계할 때 발생하는 여러 가지 문제점들을 해결하는 것이 본 학위 논문의 목적이다. 이를 위해서 새로운 구조의 저전압 AB-급 연산 증폭기, 저전압 동상 귀환 회로, 저전압 T-회로망 회로, 그리고 저전압 베타-곱셈기 기준 전류 발생 회로를 제안하였다. 제안하는 저전압 AB-급 연산 증폭기는 동적 전류원 회로와 주 증폭기 회로로 구성된다. 동적 전류원 회로는 인가된 입력 동상 신호에 대한 주 증폭기 회로의 꼬리 전류의 동작점 레벨을 정의하며, 인가된 입력 ...
저자 | 권오준 |
---|---|
학위수여기관 | 漢陽大學校 大學院 |
학위구분 | 국내박사 |
학과 | 電子通信電波工學科 |
지도교수 | 郭桂達 |
발행연도 | 2009 |
총페이지 | xvi, 308 p. |
키워드 | 전자회로 |
언어 | kor |
원문 URL | http://www.riss.kr/link?id=T11798033&outLink=K |
정보원 | 한국교육학술정보원 |
*원문 PDF 파일 및 링크정보가 존재하지 않을 경우 KISTI DDS 시스템에서 제공하는 원문복사서비스를 사용할 수 있습니다.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.