$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

다중 RISC 프로세서를 이용한 항공전자시스템컴퓨터 병렬처리기법 연구
A study on the parallel processing of the avionic system computer using multi RISC processors 원문보기

한국항공우주학회지 = Journal of the Korean Society for Aeronautical & Space Sciences, v.30 no.7, 2002년, pp.144 - 149  

이재억 (국방과학연구소) ,  이성수 (국방과학연구소) ,  김영택 (국방과학연구소) ,  양승열 (국방과학연구소) ,  김봉규 (국방과학연구소) ,  황상현 (국방과학연구소) ,  박덕배 (국방과학연구소)

초록
AI-Helper 아이콘AI-Helper

본 논문은 항공전자 시스템 통제와 항법 및 사격통제, 커시브 및 라스터 그래픽 심볼 생성 둥의 기능이 통합된 항공전자시스템컴퓨터(ASC) 개발을 위한 실시간 다중 프로세서 병렬처리 기법을 제안한다. 4개의 32비트 RISC 프로세서간 논리적 계층구조는 마스터-슬레이브 다중 처리방식의 비대칭 구조를 가지며, Interaction 정도는 시분할 공통 시스템 버스와 공유 메모리 등을 활용한 밀 결합 방식을 채택하고, 효율적인 버스 중재방식을 고안하여 최적성능을 구현하였다. 일련의 비행시험을 통해 개발된 ASC를 검증하였으며, 전기적 시험과 환경 및 전자기 간섭 등 관련시험 또한 수행하였다.

Abstract AI-Helper 아이콘AI-Helper

This paper presents a technique for real time multiprocessor parallel processing to develop an avionic system computer(ASC) which integrates the avionics control, navigation and fire control, cursive and raster graphic symbol generation into one line replaceable unit. The proposed method has optimal...

주제어

AI 본문요약
AI-Helper 아이콘 AI-Helper

* AI 자동 식별 결과로 적합하지 않은 문장이 있을 수 있으니, 이용에 유의하시기 바랍니다.

문제 정의

  • 본 논문에서는 ASC의 주요 기능별로 전담 프로세서를 할당하는 구조를 제안하였다. 즉, 전자 장비들의 통합/제어 및 연산 수행(주 프로세세), HUD와 MFD 전시 심볼 구성 및 위치계산(주 프로세서 2), 전/후방석 MFD용 라스터 그래픽 생성 (그래픽 프로세세), HUI>* 커시브 그래픽 생성 (그래픽 프로세서2) 등으로 할당하였다.
  • 본 논문에서는 항공전자 시스템의 중앙통제와 항법 및 무장조준 알고리즘 연산 수행, HUD용커시브 그래픽과 MFD용 라스터 그래픽 생성 등의 기능 통합형 항공전자시스템컴퓨터 (Avionic System Computer, ASC) 를 개발하기 위한 실시간 다중 프로세서 병렬처리기법에 관하여 기술한다. 32비트 RISC(Reduced Instruction Set Computing) 프로세서 4개의 병렬처리에 필요한 다중 프로세서간 데이터 공유 및 동기화 기법과 시스템 버스 중재를 위해 고안된 알고리즘을 제시한다.
  • 주 프로세세이 공유메모리, 디스크리트, 아날로그 모듈 등에 접근하는 동안 주 프로세서2는 DPRAM에 전시파일을 쓰는 경우와 같이 시 스템버스 활용시점이 중첩되므로 본 논문에서는 ASC 에 최적화된 버스중재 알고리즘을 고안하였다. 그래픽 프로세서1, 2는 주 프로세서2가 시스템 버스를 통해 DPRAM에 써준 데이터를 국부버스를 통해 읽고 그래픽 전용버스를 통해 그래픽 발생기들을 구동함으로 시스템 버스중재가 불필요하다.
본문요약 정보가 도움이 되었나요?

참고문헌 (6)

  1. Mark Hewish, "Integrated avionics the heart of future combat aircraft", Defense electronics & computing (supplement to IDR 9/1992) 

  2. 변증남, 이연정, "다중 프로세서를 이용한 메카트로닉 시스템의 제어기 설계 기술과 그 적용사례", 전자공학회지, 1994, 4 

  3. Irv Englander, "The architecture of computer hardware and systems software", 2000, John Wiley & Sons, Inc. 

  4. Sheldon B. Herskovitz, "Set it and forget it, The world of embedded systems", 1991, Journal of electronic defense 

  5. Morris M. Mano, "Computer System Architecture", 1993, Prentice-Hall 

  6. Wade D. Peterson, "The VMEbus Handbook", 1989, VMEbus International trade association 

저자의 다른 논문 :

섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로