$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

계측기용 새로운 전파정류 회로 설계
A Design of Full-wave Rectifier for Measurement Instrument 원문보기

電子工學會論文誌. Journal of the Institute of Electronics Engineers of Korea. SC, 시스템 및 제어, v.43 no.4 = no.310, 2006년, pp.53 - 59  

배성훈 (서경대학교 컴퓨터공학과) ,  임신일 (서경대학교 컴퓨터공학과)

초록
AI-Helper 아이콘AI-Helper

본 논문에서는 새로운 정밀 계측기용 전파 정류 회로를 제안하고 설계하여, 칩으로 구현 후 검증한 것에 대해 기술하였다. 기존의 회로는 회로가 복잡하고, 신호의 출력범위가 공통모드 (VDD/2) 전압부터 제한된 크기의 출력 전압 까지만 동작하는 문제점이 있었다. 제안된 회로에서는 2개의 2x1 먹스, 1개의 차동 차이 증폭기, 1개의 고속비교기를 이용하여 간단하게 구현하였다. 특히 하나의 차동 차이 증폭기를 이용하여 입력된 신호를 접지(Ground) 레벨로 낮추는 기능과 2배 증폭 기능을 동시에 수행하게 함으로서 신호 전압 전 영역 (Vss 부터 전원 전압 VDD 까지)으로 동작하도록 설계하였다. 기존의 회로에 비해 50% 이상의 하드웨어 면적과 소모전력 감소 효과를 얻었다. 제안된 전파정류회로는 0.35 um 1-poly 2-metal 표준 CMOS 공정을 이용하여 구현하여 검증하였다. 칩 면적은 $150um{\times}450um$ 이며 전력 소모는 3.3V 전원 전압에서 840uW이다

Abstract AI-Helper 아이콘AI-Helper

This paper describes the new design technique of full wave rectifier (FWR) for precise measurement instrument and the chip implementation of this FWR circuit with measurement results. Conventional circuits have some problems of complex design and limited output range( $VDD/2{\sim}VLIIV1IT+$

주제어

참고문헌 (7)

  1. P. R. Gray and R. G. Meyer, 'Analysis and Design of analog integrated Circuits', New York:Wiley, 1994 

  2. S. Franco 'Design with Operational Amplifier and Analog Integrated Circuits', NewYor; McGraw Hill, 1988 

  3. P. E. Allen and D. R. Holberg, 'CMOS Analog Circuit Design', New York: Holt, 1987 

  4. Zhenhua Wang 'Full-Wave Precision Rectification that is Performed in Current Domain and Very Suitable for CMOS Implementation', IEEE trans. Vol.39, No.6, JUNE 1992 

  5. Paul D. Walker & Michael M. Green 'CMOS Half-Wave and Full-Wave Precision Voltage Rectification Circuits', IEEE trans. Vol.2, pp.13-16, Aug.1995 

  6. Eduard Sackinger and Walter Guggenbuhl 'A Versatile Building Block: The CMOS Differential Difference Amplifier', IEEE Journal of solid-state circuit, Vol. SC-22, No. 2 April 1987 

  7. K. Yamamoto, S. Fujii, and K. Matsuoka, 'A single chip FSK modem,' IEEE Journal of solid-state circuit, Vol. SC-19, pp. 855-860, Dec. 1984 

저자의 다른 논문 :

섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로