최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기電子工學會論文誌. Journal of the Institute of Electronics Engineers of Korea. SD, 반도체, v.44 no.2 = no.356, 2007년, pp.25 - 33
최영길 (한양대학교 전자컴퓨터공학) , 노형동 (한양대학교 전자컴퓨터공학) , 변산호 (한양대학교 전자컴퓨터공학) , 남현석 (한양대학교 전자컴퓨터공학) , 노정진 (한양대학교 전자컴퓨터공학)
In this paper, a fourth-order single-bit delta-sigma modulator is presented and implemented. The loop-filter is composed of both feedback and feedforward paths. Measurement results show that maximum 99dB dynamic range is achievable at a clock rate of 3.2MHz for 20kHz baseband. The proposed modulator...
* AI 자동 식별 결과로 적합하지 않은 문장이 있을 수 있으니, 이용에 유의하시기 바랍니다.
A. L. Coban and P. E. Allen, 'A New Fourth-Order Single-Loop Delta-Sigma Modulator for Audio,' in Proc. IEEE ISCAS'96, vol. 1, May 1996, pp. 461-464
A. Gharbiya and D. A. Johns, 'On The Implementation of Input-Feedforward Delta-Sigma Modulators,' IEEE Trans. Circuits Syst. Ⅱ, vol. 53, no. 6, pp. 453-457, June 2006
P. Malcovati, S. Brigati, F. Francesconi, F. Maloberti, F. Cusinato and A. Baschirotto, 'Behavioral Modeling of Switched-Capacitor Sigma-Delta Modulators,' IEEE Trans. Circuits Syst. Ⅰ, vol. 50, no. 3, pp. 352-364, Mar. 2003
S. Rabii and B. A. Wooley, The Design of Low-Voltage, Low-Power Sigma-Delta Modulators. Norwell, MA: Kluwer, 1999
B. Razavi, Design of Analog CMOS Integrated Circuits. New York: McGraw-Hill, 2001
R. Schreier and G. C. Temes, Understanding Delta-Sigma Data Converters. New York: IEEE Press, 2005
R. J. Baker, H. W. Li and D. E. Boyce, CMOS Circuit Design Layout and Simulation. New York: IEEE Press, 2005
D. A. Johns and K. Martin, Analog Integrated Circuit Design. New York: Johns Wiley & Sons, 1997
Y. Geerts, M. Steyaert and W. Sansen, Design of Multi-bit Delta-Sigma A/D Converters. Norwell, MA: Kluwer, 2002
E. Fogleman, J. Welz, and I. Galton, 'An Audio ADC Delta-Sigma Modulator with 100-㏈Peak SINAD and 102-㏈DR Using a Second-Order Mismatch-Shaping DAC,' IEEE J. Solid-State Circuits, vol. 36, no. 3, pp. 339-348, Mar. 2001
C. B. Wang, S. Ishizuka, and B. Y. Liu, 'A 113-㏈ DSD Audio ADC Using a Density-Modulated Dithering Scheme,' IEEE J. Solid-State Circuits, vol. 38, no. 1, pp. 114-119, Jan. 2003
K. Nguyen, R. Adams, K. Sweetland and H. Chen, 'A 106-㏈ SNR Hybrid Oversampling Analog-to-Digital Converter for Digital Audio,'IEEE J. Solid-State Circuits, vol. 40, no. 12, pp. 2408-2415, Dec. 2005
※ AI-Helper는 부적절한 답변을 할 수 있습니다.