최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기電子工學會論文誌. Journal of the Institute of Electronics Engineers of Korea. SD, 반도체, v.45 no.11 = no.377, 2008년, pp.44 - 49
김지곤 (충북대학교 전기전자컴퓨터공학부) , 이경일 (충북대학교 전기전자컴퓨터공학부) , 김현식 (충북대학교 전기전자컴퓨터공학부) , 김재환 (충북대학교 전기전자컴퓨터공학부) , 김효종 (충북대학교 전기전자컴퓨터공학부) , 김시호 (충북대학교 전기전자컴퓨터공학부)
We have proposed a clock recovery circuit for 13.56MHz RFID Tags using 100%, ASK RF input signal. The proposed clock recovery circuit generates clock pulses without reference clock by adapting register controlled DLL. The proposed circuit have designed by using a TSMC 0.18um 1P6M CMOS technology. Th...
* AI 자동 식별 결과로 적합하지 않은 문장이 있을 수 있으니, 이용에 유의하시기 바랍니다.
Liu Dong-Sheng, Zou Xue-Cheng, Zhang Fan, and Deng Min "New design of EEPROM memory for RFID Tag IC" IEEE Circuits and Devices Magazine, Nov.2006, pp53-59
KS X ISO/IEC 15693-1, Mar. 2003
M. G. Johnson and E. L. Hudson. " A Variable Delay Line PLL for CPU-Coprocessor Synchronization", IEEE J. Solid-State Circuits, Vol. SC-23, No5, pp1218-1223., Oct.1988
Seung-Jun Bae, Hyung-Joon Chi, Young-Soo Sohn, and Hong-june Park " A VCDL-Based 60-760MHz Dual-Loop DLL with Infinite Phase-Shift Capability and Adaptive-Bandwidth Scheme," IEEE Journal of Solid-State Circuits Vol.40, No.5, May.2005
Su Ju Lee, Won Young Lee, and S. S. Byeon, H. R. Hyeon, and B. D. Yang, Y. S. Kim " A Design of Clock recovery generator for ISO 14443 type A", Proceedings of The 15th Korean Conference on Semiconductors, Feb.2008, pp930-931
ISO/IEC FDIS 15693-2, www.afnor.fr, Mar.2000
You-Jen Wang, Shao-ku Kao, and Shen-Iuan Liu "All-digital Delay-Locked Loop / Pulsewidth-Control Loop With Adjustable Duty Cycles", IEEE Journal of Solid-State Circuits Vol.41, No.6, JUNE.2006
※ AI-Helper는 부적절한 답변을 할 수 있습니다.