최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기전력전자학회 논문지 = The Transactions of the Korean Institute of Power Electronics, v.15 no.4, 2010년, pp.288 - 295
전태원 (울산대 전기전자정보시스템공학부) , 이홍희 (울산대 전기전자정보시스템공학부) , 김흥근 (경북대 전기공학과) , 노의철 (부경대 전기공학과)
Multi-level inverters have drawn much of attention in recent years because it can meet the demand of high power applications and good power quality associated with reduced harmonic distortion. As the number of voltage level increases, field programmable gate arrays (FPGAs) are suitable for the imple...
* AI 자동 식별 결과로 적합하지 않은 문장이 있을 수 있으니, 이용에 유의하시기 바랍니다.
핵심어 | 질문 | 논문에서 추출한 답변 |
---|---|---|
멀티레벨 인버터가 대용량 분야의 전력변환기로 많은 주목을 받는 이유는? | 멀티레벨 인버터는 수 년 전부터 수 MW급 고압 유도전동기 구동을 포함하여 대용량 분야의 전력변환기로 많은 주목을 받기 시작하였다. 왜냐하면 멀티레벨 인버터는 출력전압의 크기를 쉽게 증가시킬 수 있고, 고조파에 의한 파형왜곡을 감소시켜 전력품질을 향상 시킬 수 있으며 전자파 역시 감소시키는 장점이 있기 때문이다[1][2]. | |
CPLD의 장단점은? | 많은 PWM 신호 등 복잡한 디지털회로를 쉽게 구현하기 위하여 프로그램어블 논리소자인 CPLD (Complex Programmable Logic Device)와 FPGA (Field Programmable Gate Array) 등을 사용한다. 여기서 CPLD는 PAL방식으로 데이터 저장을 EEPROM으로 함으로써 전원을 꺼도 데이터를 유지하는 비휘발성이며 속도가 빠르다는 장점이 있으나 게이트 용량에 한계가 있으므로 용량이 작다는 문제점이 있다. 이에 반하여 FPGA는 데이터를 휘발성인 SRAM으로 저장하기 때문에 전원을 인가할 때마다 외부 configuration flash로부터 데이터를 다운로드하여야 한다는 문제점이 있으나, 게이트 용량이 상당히 크다는 장점과 함께 메모리와 PLL/DLL 등 다양한 기능을 가지고 있다. | |
멀티레벨 인버터의 레벨 수 증가의 단점은? | 멀티레벨 인버터의 레벨을 높이면 출력전압의 계단 수가 증가되어 고조파 왜곡을 감소시키면서 출력전압 크기를 증가시킬 수 있다. 그런데 이 레벨 수의 증가는 필요한 스위칭소자 수를 증가시키고, 스위칭소자의 PWM제어 신호 역시 증가함에 따라 이 스위칭소자들의 스위칭 신호 발생 회로가 더 복잡하게 된다. |
A.Nahae, I.Takahashi, and H.Akagi, "A New neutralpoint- clamped PWM Inverter", IEEE Trans. Ind. Appl. Vol. 17, No. 5, pp. 518-532, 1981, Sep./Oct.
B.Singh, B.N.Singh, A.Chandra, K.A1-Haddad, A.Pandey, and D.Kothari, "A review of three-phase improved power quality AC-DC converters", IEEE Trans. Ind. Electron., Vol. 51, No. 3, pp. 641-660, 2004, Jun.
J.Rodriguez, J.Lai, and F.Z.Peng, "Multilevel inverters: A survey of topologies, controls, and applications", IEEE Trans. Ind. Electron., Vol. 49, No. 4, pp. 724-738, 2002, Aug.
J.J.Rodriguez-Andina, M.J.Moure, and M.D.Valdes" Features, design tools, and application domains of FPGAs", IEEE Trans. Ind. Electron., Vol. 54, No. 4, pp. 1810-1823, 2007, Aug.
C.Sanabria, S.Ramiex, V.Cardenas, and J.Arau, "PWM Switching Patterns Optimization for Multilevel Inverter Using a FPGA", in Proc., IEEE-CIET, pp. 207-211, 2004.
S.Mekhilef and A.Masaoud, "Xilinx FPGA Based Multilevel PWM Single Phase Inverter", in Proc., IEEE-ICIT, pp. 259-264, 2006.
O.Lopez, J.Alvarez, J.D.Gandoy, F.D.Freijedo, A. Nogueiras, A.Lago, and C.M.Panalver, "Comparsion of the FPGA Implementation of Two Multilevel Space Vector PWM Algorithms", IEEE Trans. Ind. Electron., Vol. 55, No. 4, pp. 1537-1547, 2008, April.
O.Lopez, J.Alvarez, J.D.Gandoy, and F.D.Freijedo, "Multilevel Multiphase Space Vector PWM Algorithm", IEEE Trans. Ind. Electron., Vol. 55, No. 5, pp. 1933-1942, 2008, May.
L.Franquelo, M.Prats, R.Portillo, J.Galvan, M.Perales, J.Carrasco, E.Diez, and J,Jimenez, "Three-dimensional space-vector modulation algorithm for four-leg multilevel converters using abc coordinates", IEEE Trans. Ind. Electron., Vol. 53, No. 2, pp. 458-466, Apr.
N.A.Azli and P.Y.Lim, "Implementation of a Single-carrier Multilevel PWM Technique Using Field Programmable Gate Array (FPGA)", in Proc., IEEE-PEDS, 2007, pp. 836-841, 2006.
*원문 PDF 파일 및 링크정보가 존재하지 않을 경우 KISTI DDS 시스템에서 제공하는 원문복사서비스를 사용할 수 있습니다.
오픈액세스 학술지에 출판된 논문
※ AI-Helper는 부적절한 답변을 할 수 있습니다.