$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

초록이 없습니다.

참고문헌 (18)

  1. B.-G. Nam and H.-J Yoo, “An Embedded Stream Processor Core Based on Logarithmic Arithmetic for a Low-Power 3-D Graphics SoC,” IEEE J. Solid-State Circuits, vol. 44, no. 5, pp. 1554-1570, May, 2009. 

  2. Khronos Group, OpenGL-ES [Online] Available: http:// www.khronos.org/opengles/1_X 

  3. E. Angel and D. Shreiner, Interactive Computer Graphics: A Top-Down Approach with Shader-Based OpenGL, Addison-Wesley, 2011. 

  4. Khronos Group, OpenGL-ES [Online] Available: http:// www.khronos.org/opengles/2_X 

  5. J.L. Hennessy and D.A. Patterson, “Computer Architecture,” Morgan Kaufmann, 2011. 

  6. C. Kozyrakis and D. Patterson, “Scalable, vector Processors for Embedded System,” IEEE Micro, vol. 23, no. 6, pp. 36-45, Dec. 2003. 

  7. R. Genov and G. Cauwenberghs, “Charge-mode parallel architecture for vector-matrix multiplication,” IEEE Transactions on Circuits and System II: Analog Digit. Signal Processing, vol. 48, no. 10, pp. 930-936. 

  8. U.J. Kapasi, S. Rixner, W.J. Dally, B. Khailany, J.H. Ahn, P. Mattson, J.D. Owens, “Programmable Stream Processors,” IEEE Computer, vol. 36, no. 8, pp. 54-62. 

  9. J.-J. Yoo, S.-Y. Jung, S.-J. Ryu and J.-W. Kim, “Tile Boundary Sharing for Tile-based Vector Graphics Rendering,” IEEE Consumer Electronics, pp. 93-94, Jan. 2014. 

  10. M. Deering, S. Winner, B. Schediwy, C. Duffy and N. Hunt, “The Triangle Processor and Normal Vector Shader: A VLSI System for High Performance Graphics,” ACM SIGGRAPH Computer Graphics(ACM Press) vol. 22, bo. 4, pp. 21-30, Aug. 1988. 

  11. Z. S. Hakura and A. Gupta. “The design and analysis of a cache architecture for texture mapping,” Proceedings of the 24th International Symposium on Computer Architecture, pp. 108-120, 1997. 

  12. M. Doggett, “Texture caches,” IEEE Micro, vol. 32, no. 3, pp. 136-141, 2012. 

  13. Vineet, Vibhav, et al. “Fast minimum spanning tree for large graphs on the GPU,” Proceedings of the Conference on High Performance Graphics 2009. ACM, 2009. 

  14. L. Zhang and R. Nevatia, “Efficient Scan-Window Based Object Detection Using GPGPU,” IEEE Computer Society Conference on Computer Vision and Pattern Recognition Workshops, pp. 1-7, 2008. 

  15. Khronos OpenCL Working Group, The OpenCL Specification [Online] Available: http://www.khronos.org/ registry/cl/ 

  16. J. Leskela, J. Nikula, and M. Salmela, “OpenCL embedded profile prototype in mobile device,” IEEE Workshop on Signal Processing Systems, pp. 279-284, 2009. 

  17. M.H. Chowdhury, J. Gjanci and P. Khaled “Innovative Power Gating for Leakage Reduction,” IEEE International Symposium on Circuits and Systems, pp. 1568- 1571, May. 2008. 

  18. Se-Hyun Yang, et al., “A 32nm High-k Metal Gate Application Processor with GHz Multi-Core CPU,” IEEE International Solid-State Circuits Conference Dig. Tech. Papers, pp. 214-216, Feb. 2012. 

저자의 다른 논문 :

LOADING...

관련 콘텐츠

저작권 관리 안내
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로