최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기국가/구분 | 한국(KR)/공개특허 |
---|---|
국제특허분류(IPC8판) |
|
출원번호 | 10-1994-0037492 (1994-12-27) |
공개번호 | 10-1996-0026834 (1996-07-22) |
DOI | http://doi.org/10.8080/1019940037492 |
발명자 / 주소 |
|
출원인 / 주소 |
|
대리인 / 주소 |
|
심사청구여부 | 있음 (1994-12-27) |
심사진행상태 | 거절결정(일반) |
법적상태 | 거절 |
본 발명은 반도체소자의 캐패시터 제조방법에 관한 것으로, 하부절연층이 형성된 반도체기판 상부에 고농도의 n형 불순물이 도핑된 다수의 비정질실리콘막과 불순물이 도핑되지 않은 다수의 비정질실리콘막을 주기적으로 형성하고 일정온도에서 일정시간 동안에 열공정을 실시하여 상기 불순물을 활성화시키는 동시에 상기 비정질실리콘을 다결정실리콘으로 천이시킨 다음, 상기 도핑된 층과 도핑되지 않은 층이 형성하는 측벽에 요철을 형성한 다음, 고온열공정으로 상기 불순물을 도핑되지 않은 다결정실리콘막까지 확산시켜 표면적이 증가된 저장전극을 형성하고 후공정에서
반도체기판 상부에 하부절연층을 형성하는 공정과, 콘택마스크를 이용한 식각공정으로 콘택홀을 형성하는 공정과, 상기 반도체기관 상부에 불순물 도핑된 다수의 제1도전층과 불순물이 도핑되지 않은 다수의 제2도전층을 주기적으로 형성하는 공정과, 저장전극마스크를 이용한 식각공정으로 상기 다수의 제2도전층과 제1도전층을 식각하는 공정과, 상기 제1도전층을 활성화시키는 공정과, 상기 제1도전층을 측면식각하여 요철형상을 형성하는 공정과, 상기 제1도전층의 불순물을 상기 제2도전층에 확산시켜 표면적이 증가된 저장전극을 형성하는 공정을 포함하는 반도체
※ AI-Helper는 부적절한 답변을 할 수 있습니다.