$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

[한국특허] 반도체 나노와이어 트랜지스터
SEMICONDUCTOR NANOWIRE TRANSISTOR
원문보기

IPC분류정보
국가/구분 한국(KR)/공개특허
국제특허분류(IPC8판)
  • H01L-029/06
  • B82B-001/00
  • H01L-029/78
출원번호 10-2008-7001129 (2008-01-15)
공개번호 10-2008-0025147 (2008-03-19)
국제출원번호 PCT/SE2006/050204 (2006-06-16)
국제공개번호 WO2006135336 (2006-12-21)
번역문제출일자 2008-01-15
DOI http://doi.org/10.8080/1020087001129
발명자 / 주소
  • 워너슨 라르스-에릭 / 스웨덴 룬드 에스-*** ** 그라바더스바겐 *엠
  • 브릴레르트 토마스 / 스웨덴 예테보르그 에스-*** ** 스토비가탄 **에이
  • 린드 에릭 / 스웨덴 룬드 에스-*** ** 라거브링스 바그 *에이
  • 사무엘슨 라르스 / 스웨덴 말뫼 에스-*** ** 잉링가가탄 *디
출원인 / 주소
  • 큐나노 에이비 / 스웨덴 *** ** 룬드 쉘레배겐 ** 이데온 사이언스 파크
대리인 / 주소
  • 최재철; 서장찬; 박병석 (CHOI, Jae Chul)
  • 서울 서초구 반포*동 **-*호 유화빌딩; 서울 서초구 반포*동 **-*호 유화빌딩; 서울 서초구 반포*동 **-* 유화빌딩 박병석특허법률사무소
심사진행상태 거절결정(일반)
법적상태 거절

초록

나노와이어 랩-게이트 트랜지스터가 Si보다 더 좁은 밴드 갭을 갖는 반도체 재료에서 실현된다. 나노와이어의 변형 이완은 트랜지스터가 다수의 기판 상에 배치되도록 하고 헤테로구조가 장치 내에 통합되도록 한다. 감소된 충격 이온화 레이트를 통해 출력 컨덕턴스를 감소시키고, 전류 온/오프 비를 증가시키고, 서브-임계값 기울기를 감소시키고, 트랜지스터 접촉 저항을 감소시키고, 열 안정성을 개선시키기 위하여 트랜지스터에 다양한 유형의 헤테로구조가 도입되어야 한다. 기생 커패시턴스는 소스 및 드레인 액세스 영역 사이에 반-절연 기판을 사용하거

대표청구항

랩 절연 게이트 필드 효과 트랜지스터로서, 트랜지스터의 전류 채널을 형성하는 제1 밴드갭을 갖는 재료의 나노와이어(205); 나노와이어의 한 단부 상에 배열된 소스 접촉부(240); 나노와이어의 대향 단부 상에 배열된 드레인 접촉부(250); 소스 접촉부 및 드레인 접촉부 사이의 나노와이어의 일부를 둘러싸며, 게이트 영역(206)을 규정하는 랩 게이트 접촉부(260)를 포함하는 랩 절연 게이트 필드 효과 트랜지스터에 있어서: 상기 나노와이어는 제2 밴드갭을 갖는 재료의 적어도 하나의 세그먼트를 가진 적어도 하나의 헤테로구조(270)

이 특허에 인용된 특허 (2)

  1. [한국] 나노구조체 및 그 제조 방법 | 사무엘슨라르스이바르, 올슨요나스뵈른
  2. [미국] IC chip with nanowires | Mio, Hannes, Kreupl, Franz

이 특허를 인용한 특허 (1)

  1. [한국] 수직 금속 산화막 반도체 전계 효과 트랜지스터 및 이를 형성하는 방법 | 워너슨, 라스-에릭, 킬피, 올리-페카

활용도 분석정보

상세보기
다운로드
내보내기

활용도 Top5 특허

해당 특허가 속한 카테고리에서 활용도가 높은 상위 5개 콘텐츠를 보여줍니다.
더보기 버튼을 클릭하시면 더 많은 관련자료를 살펴볼 수 있습니다.

섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로