본 발명은 유전체층 및 상기 유전체층을 사이에 두고 서로 대향하도록 배치되는 제1 내부전극 및 제2 내부전극을 포함하며, 서로 마주보는 제1면, 제2면, 상기 제1면, 제2면과 연결되되, 서로 마주보는 제3면, 제4면 및 상기 제1면 내지 제4면과 연결되되, 서로 마주보는 제5면, 제6면을 가지는 세라믹 바디 및 상기 세라믹 바디의 외측에 배치되되, 상기 제1 내부전극과 전기적으로 연결되는 제1 외부전극 및 상기 제2 내부전극과 전기적으로 연결되는 제2 외부전극을 포함하며, 상기 제1 및 제2 외부전극은 상기 세라믹 바디의 외측에
본 발명은 유전체층 및 상기 유전체층을 사이에 두고 서로 대향하도록 배치되는 제1 내부전극 및 제2 내부전극을 포함하며, 서로 마주보는 제1면, 제2면, 상기 제1면, 제2면과 연결되되, 서로 마주보는 제3면, 제4면 및 상기 제1면 내지 제4면과 연결되되, 서로 마주보는 제5면, 제6면을 가지는 세라믹 바디 및 상기 세라믹 바디의 외측에 배치되되, 상기 제1 내부전극과 전기적으로 연결되는 제1 외부전극 및 상기 제2 내부전극과 전기적으로 연결되는 제2 외부전극을 포함하며, 상기 제1 및 제2 외부전극은 상기 세라믹 바디의 외측에 배치되되, 도전성 금속을 포함하는 제1 전극층과 상기 제1 전극층 상에 배치되되, 니켈(Ni)을 포함하는 제1 도금층 및 상기 제1 도금층 상에 배치되되, 주석(Sn)을 포함하는 제2 도금층을 포함하고, 상기 주석(Sn)을 포함하는 제2 도금층의 두께(t2) 대비 니켈(Ni)을 포함하는 제1 도금층의 두께(t1) 비율 (t1/t2)이 1.0 내지 9.0을 만족하는 적층 세라믹 전자부품을 제공한다.
대표청구항▼
유전체층 및 상기 유전체층을 사이에 두고 서로 대향하도록 배치되는 제1 내부전극 및 제2 내부전극을 포함하며, 서로 마주보는 제1면, 제2면, 상기 제1면, 제2면과 연결되되, 서로 마주보는 제3면, 제4면 및 상기 제1면 내지 제4면과 연결되되, 서로 마주보는 제5면, 제6면을 가지는 세라믹 바디; 및상기 세라믹 바디의 외측에 배치되되, 상기 제1 내부전극과 전기적으로 연결되는 제1 외부전극 및 상기 제2 내부전극과 전기적으로 연결되는 제2 외부전극;을 포함하며,상기 제1 외부전극은 상기 세라믹 바디의 제1 면 및 제2 면에만 배
유전체층 및 상기 유전체층을 사이에 두고 서로 대향하도록 배치되는 제1 내부전극 및 제2 내부전극을 포함하며, 서로 마주보는 제1면, 제2면, 상기 제1면, 제2면과 연결되되, 서로 마주보는 제3면, 제4면 및 상기 제1면 내지 제4면과 연결되되, 서로 마주보는 제5면, 제6면을 가지는 세라믹 바디; 및상기 세라믹 바디의 외측에 배치되되, 상기 제1 내부전극과 전기적으로 연결되는 제1 외부전극 및 상기 제2 내부전극과 전기적으로 연결되는 제2 외부전극;을 포함하며,상기 제1 외부전극은 상기 세라믹 바디의 제1 면 및 제2 면에만 배치되며, 제1 면과 제2 면에 배치된 제1 외부전극은 세라믹 바디 내부에 관통 배치된 제1 비아에 의해 연결되고, 상기 제2 외부전극은 상기 세라믹 바디의 제1 면 및 제2 면에만 배치되며, 제1 면과 제2 면에 배치된 제2 외부전극은 세라믹 바디 내부에 관통 배치된 제2 비아에 의해 연결되며,상기 제1 및 제2 외부전극은 도전성 금속으로 니켈(Ni)을 포함하는 제1 전극층과 상기 제1 전극층 상에 배치되되, 니켈(Ni)을 포함하는 제1 도금층 및 상기 제1 도금층 상에 배치되되, 주석(Sn)을 포함하는 제2 도금층을 포함하고,상기 주석(Sn)을 포함하는 제2 도금층의 두께(t2) 대비 니켈(Ni)을 포함하는 제1 도금층의 두께(t1) 비율 (t1/t2)이 1.0 내지 9.0을 만족하며, 상기 제3 면 및 제4 면은 길이 방향으로 마주보는 면, 상기 제5 면 및 제6 면은 폭 방향으로 마주보는 면이라 할 때, 상기 세라믹 바디의 폭은 길이보다 작으며, 상기 제1 및 제2 비아는 상기 폭 방향으로 이격되어 배치되고, 상기 제1 및 제2 외부 전극은 상기 폭 방향으로 이격되어 배치되는 적층 세라믹 전자부품.
발명자의 다른 특허 :
연구과제 타임라인
LOADING...
LOADING...
LOADING...
LOADING...
LOADING...
이 특허에 인용된 특허 (4)
[한국]
적층 세라믹 커패시터 및 그 실장 기판 |
안영규,
김현태,
이교광,
김진,
이병화,
임휘근
※ AI-Helper는 부적절한 답변을 할 수 있습니다.