$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Gapfill process using a combination of spin-on-glass deposition and chemical vapor deposition techniques 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H01L-021/31
  • H01L-021/02
  • H01L-021/469
출원번호 US-0730193 (2003-12-05)
발명자 / 주소
  • Cui,Zhenjiang
  • Roberts,Rick J.
  • Cox,Michael S.
  • Zhao,Jun
출원인 / 주소
  • Applied Materials, Inc.
대리인 / 주소
    Townsend and Townsend and Crew
인용정보 피인용 횟수 : 5  인용 특허 : 23

초록

A method of filling a plurality of trenches etched in a substrate. In one embodiment the method includes depositing a layer of spin-on glass material over the substrate and into the plurality of trenches; exposing the layer of spin-on glass material to a solvent; curing the layer of spin-on glass ma

대표청구항

What is claimed is: 1. A method of filling a gap formed between adjacent raised surfaces of a substrate, the method comprising: depositing a layer of spin-on glass material over the substrate and into the gap; exposing the layer of spin-on glass material to a solvent; curing the layer of spin-on

이 특허에 인용된 특허 (23)

  1. Pao-Kuo Liu TW; Ja-Rong Hsieh TW; Zhi-Yong Wang TW, Addition of planarizing dielectric layer to reduce a dishing phenomena experienced during a chemical mechanical procedure used in the formation of shallow trench isolation regions.
  2. Cui, Zhenjiang; Roberts, Rick J.; Cox, Michael S.; Zhao, Jun, Gapfill process using a combination of spin-on-glass deposition and chemical vapor deposition techniques.
  3. Allman Derryl D. J. (Colorado Springs CO) Fuchs Kenneth P. (Colorado Springs CO), Global planarization using SOG and CMP.
  4. Chou Chin-hao,TWX ; Yang Yu-Chen,TWX ; Hung Shing-Hsiang,TWX, In-situ pre-PECVD oxide deposition process for treating SOG.
  5. Jang Syun-Ming,TWX ; Chen Ying-Ho,TWX, Integration of CMP and wet or dry etching for STI.
  6. Livesay William R. (San Diego CA), Large-area uniform electron source.
  7. Livesay, William R.; Ross, Matthew F.; Rubiales, Anthony L.; Thompson, Heike; Wong, Selmer; Marlowe, Trey; Narcy, Mark, Method for curing spin-on dielectric films utilizing electron beam radiation.
  8. Livesay William R. ; Ross Matthew F. ; Rubiales Anthony L., Method for curing spin-on-glass film utilizing electron beam radiation.
  9. Daisuke Watanabe JP, Method for forming element isolating region.
  10. Hsin-Chuan Tsai TW; Pei-Ing Lee TW, Method for forming shallow trench isolation in the integrated circuit.
  11. Tseng Horng-Huei,TWX, Method for making improved shallow trench isolation with dielectric studs for semiconductor integrated circuits.
  12. Zheng Jia Zhen,SGX ; Tay Charlie Wee Song,MYX ; Lu Wei,SGX ; Chan Lap, Method for shallow trench isolation.
  13. Lou Chine-Gie,TWX, Method of fabricating shallow trench insolation.
  14. Ahn, Dong-Ho, Method of forming a trench type isolation layer.
  15. Hong, Soo-Jin; Park, Moon-Han; Goo, Ju-Seon; Heo, Jin-Hwa; Kim, Hong-Gun; Hong, Eun-Kee, Method of forming an insulating layer in a trench isolation type semiconductor device.
  16. Jung-Ho Lee KR; Dong-Jun Lee KR; Dae-Won Kang KR; Sung-Taek Moon KR; Gi-Hag Lee KR; Jung-Sik Choi KR, Method of forming silicon oxide layer in semiconductor manufacturing process using spin-on glass composition and isolation method using the same method.
  17. Nobuo Ozawa JP; Hatsumi Ito JP, Method of making a semiconductor device.
  18. Ko Ho,KRX ; Kim Tae-Ryong,KRX ; Kim Chung-Howan,KRX ; Kim Dong-Yun,KRX ; Song Jong-Heui,KRX, Method of making intermetal dielectric layers having a low dielectric constant.
  19. Chen Lai-Juh,TWX, Method of planarizing wafers with shallow trench isolation.
  20. Teresa Ramos ; Douglas M. Smith ; James Drage ; Rick Roberts, Process for producing dielectric thin films.
  21. Kousuke Miyoshi JP, Shallow trench isolation (STI) and method of forming the same.
  22. Ibok Effiong E. (Austin TX) Williams John D. (Austin TX), Spin-on-glass filled trench isolation method for semiconductor circuits.
  23. Umezawa Kaori,JPX ; Tsuchiya Norihiko,JPX ; Matsushita Yoshiaki,JPX ; Kamijou Hiroyuki,JPX ; Yagishita Atsushi,JPX ; Kita Tsunehiro,JPX, Substrate having shallow trench isolation.

이 특허를 인용한 특허 (5)

  1. Endo, Richard R.; Kelekar, Rajesh, Combinatorial spin deposition.
  2. Thadani, Kiran V.; Mallick, Abhijit Basu; Kamath, Sanjay, Flowable low-k dielectric gapfill treatment.
  3. Krishnan, Bharat; Ray, Shishir; Liu, Jinping, Integrated circuits and methods for their fabrication.
  4. Goo, Ju Seon; Hong, Eun Kee; Kim, Hong Gun; Na, Kyu Tae, Method for forming a silicon oxide layer using spin-on glass.
  5. Liu, Zhi (Lewis); Kashkoush, Ismail; Lee, Hanjoo, Systems and methods for drying a rotating substrate.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로