$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

[미국특허] High bandwidth memory management using multi-bank DRAM devices 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-012/00
출원번호 US-0734082 (2003-12-10)
등록번호 US-7296112 (2007-11-13)
발명자 / 주소
  • Yarlagadda,Ramesh
  • Desai,Shwetal
  • Devanagondi,Harish R.
출원인 / 주소
  • Greenfield Networks, Inc.
대리인 / 주소
    Fenwick & West LLP
인용정보 피인용 횟수 : 21  인용 특허 : 6

초록

The disclosure describes implementations for accessing in parallel a plurality of banks across a plurality of DRAM devices. These implementations are suited for operation within a parallel packet processor. A data word in partitioned into data segments which are stored in the plurality of banks in a

대표청구항

The invention claimed is: 1. A method for accessing a plurality of dynamic random access: memory (DRAM) devices in parallel, each DRAM device having at least one memory bank, the method comprising: for each storage request for a data word, determining a distribution of data segments of the data wor

이 특허에 인용된 특허 (6)

  1. Hansen Craig C. ; Moussouris John, General purpose, dynamic partitioning, programmable media processor.
  2. Bertin Claude L. ; Dell Timothy J. ; Hedberg Erik L. ; Kellogg Mark W., High bandwidth DRAM with low operating power modes.
  3. Sindhu Pradeep S. ; Anand Ramalingam K. ; Ferguson Dennis C. ; Liencres Bjorn O., High speed switching device.
  4. Anurag Gupta ; Amil Kabil, Method and apparatus for determining interleaving schemes in a computer system that supports multiple interleaving schemes.
  5. Partridge Craig ; Milliken Walter C., Method and apparatus for multiplexing bytes over parallel communications links using data slices.
  6. Soman Satish S. ; Pal Subhasis, Method of and operating architectural enhancement for multi-port internally cached dynamic random access memory (AMPIC DRAM) systems, eliminating external control paths and random memory addressing, .

이 특허를 인용한 특허 (21)

  1. Moscibroda, Thomas; Mutlu, Onur, Controlling interference in shared memory systems using parallelism-aware batch scheduling.
  2. Ren, Kai, Data packet access control apparatus and method thereof.
  3. Caufield, Brian K.; Ding, Fan; Shum, Mi Wan; Wei, Dong Jie; Wong, Samuel H K, Dynamic data partitioning for optimal resource utilization in a parallel data processing system.
  4. Caufield, Brian K.; Ding, Fan; Shum, Mi Wan; Wei, Dong Jie; Wong, Samuel H K, Dynamic data partitioning for optimal resource utilization in a parallel data processing system.
  5. Kim, Jin-Ki, Flash memory system control scheme.
  6. Allison, Brian David; Barrett, Wayne; Kirscht, Joseph Allen; McGlone, Elizabeth A.; Vanderpool, Brian T., Memory controller granular read queue dynamic optimization of command selection.
  7. Lakshmanamurthy, Sridhar; Parikh, Dharmin Y.; Vaithianathan, Karthik; Lavelle, Gary; Kwatra, Atul, Memory controller with bank sorting and scheduling.
  8. Gopalakrishnan, Liji; Thyagarajan, Vidhya; Kole, Prasanna; Gangula, Gidda Reddy, Memory controller with reconfigurable hardware.
  9. Julien, Martin; Brunner, Robert, Memory management using packet segmenting and forwarding.
  10. Schreck, Daniel U., Method and system for storing tabular data in a memory-efficient manner.
  11. Mutlu, Onur; Moscibroda, Thomas, Prioritization of multiple concurrent threads for scheduling requests to shared memory.
  12. Bird, Paul M.; Kalmuk, David, Processor provisioning by a middleware processing system.
  13. Bird, Paul M.; Kalmuk, David, Processor provisioning by a middleware processing system.
  14. Bird, Paul M.; Kalmuk, David, Processor provisioning by a middleware processing system for a plurality of logical processor partitions.
  15. Bird, Paul M.; Kalmuk, David, Processor provisioning by a middleware processing system for a plurality of logical processor partitions.
  16. Coon, Brett W.; Lindholm, John Erik; Tarolli, Gary; Tzvetkov, Svetoslav D.; Nickolls, John R.; Siu, Ming Y., Register file allocation.
  17. Totolos, Jr., George; Nguyen, Nhiem T., Scheduling access requests for a multi-bank low-latency random read memory device.
  18. Totolos, Jr., George; Nguyen, Nhiem T., Scheduling access requests for a multi-bank low-latency random read memory device.
  19. Vu, De Bao; Saharia, Gyanesh, Security device using high latency memory to implement high update rate statistics for large number of events.
  20. Banerjee, Pradeep K.; Lin, Shyyunn Sheran; Rayes, Ammar; Thompson, Gregory S.; Dasgupta, Subrata; Malaviya, Virendra K.; McDonnell, James, System and method for providing a script-based collection for devices in a network environment.
  21. Banerjee, Pradeep K.; Lin, Shyyunn Sheran; Rayes, Ammar; Thompson, Gregory S.; Dasgupta, Subrata; Malaviya, Virendra K.; McDonnell, James, System and method for providing a script-based collection for devices in a network environment.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로