$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

[국가R&D연구보고서] 고속 DRAM 버스 인터페이스 설계기술 개발 원문보기

보고서 정보
주관연구기관 포항공과대학교
Pohang University of Science and Technology
연구책임자 박홍준
보고서유형1단계보고서
발행국가대한민국
언어 한국어
발행년월2003-09
과제시작연도 2002
주관부처 과학기술부
과제관리전문기관 한국과학재단
Korea Science and Engineering Foundtion
등록번호 TRKO200900070839
과제고유번호 1350017115
사업명 국가지정연구실사업
DB 구축일자 2015-01-08
키워드 고속 DRAM.고속 Signaling.수신회로.송신회로.생산기술.off chip signal integrity.chp pin parasitic.DIMM connector.DRAM Channel.DFE 방식.Low jitter DLL.Adaptive reference.PVT insensitive Transmitter.2Gbps DRAM interface system.DDR.

초록

최근 고속 DRAM의 수요가 폭발적으로 늘어나면서, 고속 DRAM에 대한 연구의 중요성이 부각되고 있다. 그런데 DRAM system의 경우, channel 상의 여러 문제로 인하여, 고속 signaling의 구현에 어려움이 많다. 이에, 본 연구실에서는 고속 DRAM interface 실현을 위해, chip pin parasitic 및 DIMM connector를 포함한 DRAM channel Modeling을 수행하고, 이를 바탕으로 DFE 방식의 수신회로, Low jitter DDL, Adaptive reference를 이용한

Abstract

Recently, the demand on high speed DRAM interface has been rapidly increased. In this research, the characteristics of DRAM interface channel was modeled through measurements and simulations, and the high-speed interface circuits for DRAM were developed, and then the 2Gbps DRAM interface system was

목차 Contents

  • 제 1 장 연구개발과제의 개요...9
  • 1절 연구개발의 목적...9
  • 2절 연구개발의 필요성...10
  • 3절 연구개발의 범위...11
  • 제 2 장 국내외 기술개발 현황...12
  • 1절 국내외 기술개발 현황...12
  • 2절 본 연구결과의 국내외 기술개발 현황에 차지하는 위치...12
  • 제 3 장 연구개발수행 내용 및 결과...13
  • 1절 DRAM Channel Modeling...13
  • 1. Chip Pin Parasitic 및 DIMM Connector Modeling...13
  • 2. DDR Channel 측정 및 Modeling...27
  • 2절 Development of high speed interface circuits...32
  • 1. Low jjitter PLL/DLL의 개발...32
  • 2. Decision feedback equalization Receiver...34
  • 3. Timing Skew Compensation Circuit...39
  • 4. PVT Insensitive Transmitter...46
  • 5. Adaptive Reference 회로를 이용한 DRAM bus용 수신회로...48
  • 6. Low Jitter, Low Voltage DLL 설계(위탁)...50
  • 3절 Development of 2Gbps DRAM interface system...81
  • 제 4 장 목표달성도 및 관련분야에의 기여도...101
  • 제 1절 연도별 연구목표 및 평가 착안점...101
  • 제 2절 연구개발 목표의 달성도 및 관련분야 기술발전에의 기여도...103
  • 제 5 장 연구개발결과의 활용계획...106
  • 1 절 추가연구의 필요성...106
  • 2절 타 연구에의 응용...106
  • 3절 기업화 추진 방안...107
  • 제 6 장 연구개발과정에서 수집한 해외과학기술정보...108
  • 제 7 장 참고문헌...109

연구자의 다른 보고서 :

참고문헌 (25)

섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로