$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

[미국특허] Duty cycle correction circuit 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H03K-003/017
출원번호 UP-0454426 (2006-06-14)
등록번호 US-7705647 (2010-05-20)
발명자 / 주소
  • Dai, Liang
  • Nguyen, Lam V.
출원인 / 주소
  • QUALCOMM Incorporated
대리인 / 주소
    Xu, Jiayu
인용정보 피인용 횟수 : 9  인용 특허 : 13

초록

A duty cycle correction circuit capable of generating a clock signal having good (e.g., approximately 50%) duty cycle is described. The duty cycle correction circuit includes a clock deskew circuit and a duty cycle detection circuit. The clock deskew circuit receives an input clock signal that may h

대표청구항

What is claimed is: 1. A device comprising: a first circuit configured to adjust duty cycle of an input clock signal based on a common control voltage and provide an output clock signal having adjustable duty cycle; and a second circuit configured to detect error in the duty cycle of the output clo

이 특허에 인용된 특허 (13)

  1. Donnelly Kevin S. ; Kim Jun ; Garlepp Bruno W. ; Horowitz Mark A. ; Lee Thomas H. ; Chau Pak Shing ; Zerbe Jared L. ; Portmann Clemenz L. ; Chan Yiu-Fai, Circuitry for the delay adjustment of a clock signal.
  2. Drost Robert J. ; Cruz Jose M. ; Bosnyak Robert J., Clock duty cycle control technique.
  3. Stanley, Gerald R., Digital signal processor enhanced pulse width modulation amplifier.
  4. Rajendran Nair ; Chantal Wright ; Stephen Mooney ; Siva G. Narendra, Duty cycle control loop.
  5. Zhou, Jian; Payne, Robert; Huang, Huanzhang; Wente, Douglas, Duty cycle correction circuit and apparatus and method employing same.
  6. Mahadevan,Raj; Pialis,Tony, Duty-cycle correction circuit.
  7. Arcus Christopher G., Duty-cycle correction driver with dual-filter feedback loop.
  8. Yoshimura Tsutomu,JPX, Duty-ratio correction circuit and clock generation circuit.
  9. David William Boerstler ; Daniel Mark Dreps ; Byron Lee Krauter ; Hung Cai Ngo, Dynamic duty cycle adjuster.
  10. Kizer, Jade M.; Vu, Roxanne T., Method and apparatus for digital duty cycle adjustment.
  11. Cave, Michael D, Method and apparatus for producing multiple clock signals having controlled duty cycles by controlling clock multiplier delay elements.
  12. Seo, Hee-Young, Phase splitter circuit with clock duty/skew correction function.
  13. Prentice John S., Single ended to differential converter and 50% duty cycle signal generator and method.

이 특허를 인용한 특허 (9)

  1. Luo, Mei; Chan, Allen K.; Tran, Thungoc M., Clock duty cycle calibration circuitry.
  2. Park, Dongmin; Park, Jong Min; Leung, Lai Kan, Digital duty cycle correction for frequency multiplier.
  3. Kim, Woo-Seok; Kim, Do-Hyung; Jang, Tae-Kwang; Jeon, Se-Hyung, Duty correcting circuit, delay-locked loop circuit including the circuit, and method of correcting duty.
  4. Ozgun, Mehmet T.; Zhang, Chi; Lee, See Taur, Duty cycle correction.
  5. Wadhwa, Sameer; Pedrali-Noy, Marzio, Duty cycle correction circuitry.
  6. Arp, Andreas H. A.; Cilek, Fatih; Koch, Michael V.; Ringe, Matthias, Dynamic control of edge shift for duty cycle correction.
  7. Shen, Chun-Ju; Chern, Jenn-Gang, Efficient digital duty cycle adjusters.
  8. Bull, David Michael; Das, Shidhartha; Blaauw, David Theodore, Error detection in precharged logic.
  9. Wu, I-Chang; Shirvani-Mahdavi, Alireza, Signal duty cycle detector and calibration system.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로