$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Method for high pressure gas annealing 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • B05D-003/02
  • H01L-021/02
출원번호 US-0322665 (2009-02-04)
등록번호 US-8481123 (2013-07-09)
발명자 / 주소
  • Kim, Sang-Shin
  • Rivera, Manuel Scott
  • Hong, Suk-Dong
출원인 / 주소
  • Poongsan Microtec Corporation
대리인 / 주소
    Blakely, Sokoloff, Taylor & Zafman LLP
인용정보 피인용 횟수 : 6  인용 특허 : 24

초록

Novel methods and apparatuses for annealing semiconductor devices in a high pressure gas environment. According to an embodiment, the annealing vessel has a dual chamber structure, and potentially toxic, flammable, or otherwise reactive gas is confined in an inner chamber which is protected by press

대표청구항

1. A method of annealing a plurality of substrates in a semiconductor manufacturing process comprising: providing a high pressure annealing apparatus comprising: an inner chamber configured to contain a first gas at a first pressure above atmospheric pressure and the inner chamber having walls which

이 특허에 인용된 특허 (24)

  1. Boitnott Charles (131 Tunitas Creek Rd. Half Moon Bay CA 94019), Apparatus and method for processing a semiconductor wafer.
  2. Nagasawa Koichi (Amagasaki JA) Kijima Koichi (Itami JA), Apparatus for treatment of semiconductor wafer.
  3. Tom Glenn M. (New Milford CT), Bulk gas sorption and apparatus, gas containment/treatment system comprising same, and sorbent composition therefor.
  4. Bowers Gerald M. (Boonville CA), Closure and seal construction for high-pressure oxidation furnace and the like.
  5. Lyding, Joseph W.; Hess, Karl; Lee, Jinju, Deuterium treatment of semiconductor device.
  6. Lyding Joseph W. ; Hess Karl, Deuterium-treated semiconductor devices.
  7. Lane, Richard H.; Wald, Phillip G., High-pressure anneal process for integrated circuits.
  8. Toole Monte M. (Mill Valley CA) Klein Raphael (Los Altos CA), High-pressure, high-temperature gaseous chemical apparatus.
  9. Toole Monte M. (Mill Valley CA) Klein Raphael (Los Altos CA), High-pressure, high-temperature gaseous chemical method for silicon oxidation.
  10. Takakuwa, Yasunori; Tometsuka, Kouji, Hydrogen annealing process and apparatus therefor.
  11. Levinstein Hyman J. (Berkeley Heights NJ) Sinha Ashok K. (Murray Hill NJ), Hydrogen annealing process for stabilizing metal-oxide-semiconductor structures.
  12. Yokogi Kazuo (Tokyo JPX), Impurity removing system for the delivery of high purity gases.
  13. Tsubouchi Natsuro (Itami JPX) Nishimoto Akira (Itami JPX) Moyoshi Kirokazu (Itami JPX), Manufacturing apparatus for semiconductor devices.
  14. Boitnott Charles A. (Half Moon Bay CA) Toole Monte M. (San Carlos CA), Method and apparatus for batch processing a semiconductor wafer.
  15. Mitsutaka Ohori JP; Shiro Nakanishi JP, Method of manufacturing a thin film transistor.
  16. Hwang, Hyun Sang, Method of manufacturing high-k gate dielectric by use of annealing in high-pressure hydrogen atmosphere.
  17. Chyan Yih-Feng ; Ma Yi, Method of manufacturing semiconductor devices having high pressure anneal.
  18. Harvey Kenneth C., Method to enhance deuterium anneal/implant to reduce channel-hot carrier degradation.
  19. Imai, Shinichi, Plasma processing method.
  20. Maydan Dan (Los Altos Hills CA) Somekh Sasson R. (Redwood City CA) Ryan-Harris Charles (La Honda CA) Seilheimer Richard A. (Pleasanton CA) Cheng David (San Jose CA) Abolnikov Edward M. (San Francisco, Semiconductor processing system with robotic autoloader and load lock.
  21. Toole Monte M. (Mill Valley CA) Champagne Robert B. (Mountain View CA), Silicon wafer steam oxidizing apparatus.
  22. Shimazu Tomohisa,JPX ; Honma Kenji,JPX ; Nakamura Makoto,JPX, Substrate processing apparatus.
  23. Hamada Koji (Tokyo JPX), Top-gate type thin film transistor with dangling bonds of silicon partly combined with hydrogen.
  24. Clark William F. ; Ference Thomas G. ; Hook Terence B. ; Martin Dale W., Use of deuterated materials in semiconductor processing.

이 특허를 인용한 특허 (6)

  1. Khan, Adib M.; Liang, Qiwei; Malik, Sultan; Wong, Keith Tatseun; Nemani, Srinivas D., Gas delivery system for high pressure processing chamber.
  2. Liang, Qiwei; Nemani, Srinivas D.; Khan, Adib; Kasibhotla, Venkata Ravishankar; Malik, Sultan; Kang, Sean S.; Wong, Keith Tatseun, High pressure wafer processing systems and related methods.
  3. Meyer Timmerman Thijssen, Rutger; Verhaverbeke, Steven; Johnson, Joseph R., Method for creating a high refractive index wave guide.
  4. Leschkies, Kurtis; Verhaverbeke, Steven, Method of forming a barrier layer for through via applications.
  5. Rivera, Manuel; Wu, Biao, Methods and apparatuses for deuterium recovery.
  6. Rivera, Manuel; Wu, Biao, Methods and apparatuses for deuterium recovery.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로