최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기주관연구기관 | 경희대학교 Kyung Hee University |
---|---|
연구책임자 | 장익준 |
보고서유형 | 최종보고서 |
발행국가 | 대한민국 |
언어 | 한국어 |
발행년월 | 2016-06 |
과제시작연도 | 2015 |
주관부처 | 미래창조과학부 Ministry of Science, ICT and Future Planning |
등록번호 | TRKO201700010298 |
과제고유번호 | 1711024725 |
사업명 | 신진연구자지원 |
DB 구축일자 | 2017-10-12 |
키워드 | 유사 문턱전압 연산.초저전력 SoC 설계.공정/회로 계층 복합적 설계.적응적 제어 기술.진화적 제어 기술.에너지 효율 최적화.Near-threshold computing.Ultra-low power SoC design.process and circuit co-design.adaptive control technique.evolutionary control technique.Energy Optimization. |
DOI | https://doi.org/10.23000/TRKO201700010298 |
연구의 목적 및 내용
유사 문턱전압 연산은 디지털 회로의 에너지 효율성을 최적화하여 배터리의 지속시간을 획기적으로 늘리는 것을 가능하게 해준다. 하지만, 이처럼 낮은 공급 전압에서 임베디드 메모리의 동작 신뢰성은 크게 저하될 수밖에 없다. 본 연구의 목표는 유사 문턱전압에서 안정적으로 동작하는 임베디드 메모리의 설계 기술을 제시하는 것이다. 이 설계 기술에는 공정/회로 계층의 복합적 메모리 코어 설계 기술과 적응적/진화적 메모리 제어기술이 유기적으로 결합될 것이다.
연구결과
본 연구는 3년에 걸쳐 수행하였다.
Purpose&contents
The near-threshold operation enables us to significantly improve battery time by optimizing energy efficiency of digital circuits. However, in such low voltage operation embedded memories suffer from low reliability. In this work, we will present design techniques to provide robu
※ AI-Helper는 부적절한 답변을 할 수 있습니다.