최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기인포메이션 디스플레이 = Information display, v.3 no.3, 2002년, pp.3 - 12
임병찬 (한양대학교 전자전기컴퓨터공학부) , 권오경 (한양대학교 전자전기컴퓨터공학부)
W. J. Dally and J. Poulton, Digital Systems Engineering, Cambridge University Press, 1998
Y. Konishi, et al., 'Interface Technologies for Memories and ASICs-Review and Future Direc-tion,' IEICE Trans. on Electronics, vol. E82-C, pp. 438-446, Mar., 1999
N. Kushiyama, et al., 'A 500-Megabyte/s Data Rate 4.5M DRAM,' IEEE J. Solid State Circuits vol. 28, pp. 490-496, Apr., 1993
Electrical characteristics of low voltage differen tial signaling (LVDS) interface circuits, TIA/EIA-644, National Semiconductor Corp., ANSI/TIA/EIA, 1996
IEEE Standard for Low Voltage Differential Signals (LVDS) for Scalable Coherent Interface (SCI), 1596.3 SCI-LVDS Standard, IEEE Std. 1596.3-1996, 1994
Open LVDS Display Interface (OpenLDI) Speci fication, National Semicoductor Corp., 1999
J. Goldie, 'LVDS goes the distance! ,' SID 99 Digest, pp. 126-129, May, 1999
K. H. Lee, et al., 'High Speed Low EMI Digital Video Interface with Cable Deskewing and Tran sition Minimization Coding,' Symposium on VLSI Circuits, Digest of Technical Papers, pp. 33-34, June, 1997
Digital Visual Interface DVI, Digital Display Working Group, 1999
A. Lee and D. W. Lee, 'Integrated TFT-LCD Timing Controllers with RSDS Column Driver Interface,' SID 00 Digest, 6.2, pp. 43-45, June, 2000
TFP74x3 TFT LCP PANEL TIMING CON-TROLLER WITH MINI-LVDS AND FLAT-LINK data sheet, Texas Instruments, 2001
RSDS Specification, National Semiconductor Corp., May, 2001
K. Yusa, et al., 'High Speed I/F for TFT-LCD Source Driver IC by $CMADS^{TM}$ SID 01 Digest, 9.4, pp. 111-113, June, 2001
R. McCartney, et al., ' $WhisperBus^{TM}$ : An Advanced Interconnect Link for TFT Column Driver Data,' SID 01 Digest, 9.4, pp. 111-113, June, 2001
FPD85308 Panel Timing Controller datasheet, National Semiconductor Corp., 2001
R. Farjad-Rad, et al., 'A 0.4-/ $\mu$ m CMOS lO-Gb/s 4-PAM Pre Emphasis Serial Link Transmitter, vol. 34, pp. 580-585, May, 1999
M. J. Lee, et al., 'A 90 mW 4Gb/s equalized I/O circuit with input offset cancellation, ' ISSCC, Digest of Technical Papers, pp. 252-253, Feb., 2000
해당 논문의 주제분야에서 활용도가 높은 상위 5개 콘텐츠를 보여줍니다.
더보기 버튼을 클릭하시면 더 많은 관련자료를 살펴볼 수 있습니다.
*원문 PDF 파일 및 링크정보가 존재하지 않을 경우 KISTI DDS 시스템에서 제공하는 원문복사서비스를 사용할 수 있습니다.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.