최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기韓國電磁波學會論文誌 = The journal of Korean Institute of Electromagnetic Engineering and Science, v.29 no.10, 2018년, pp.773 - 782
염경환 (충남대학교 전파공학과) , 이동현 (충남대학교 전파공학과)
A frequency-locked loop(FLL) is a negative-feedback system that uses a frequency detector to improve the phase noise of a voltage-controlled oscillator(VCO). In this work, a theoretical analysis of the phase noise of a VCO in an FLL is presented. The analysis shows that the phase noise of the VCO fo...
핵심어 | 질문 | 논문에서 추출한 답변 |
---|---|---|
주파수-잠금회로는 어떤 회로인가? | 주파수-잠금회로(Frequency-Locked-Loop: FLL)는 주파수 검출기를 이용한 부-궤환 회로로, Galani와 공동연구자들[1] 은 마이크로파 영역에서 FLL을 이용한 발진기를 처음으로 발표하였다. 이 구성을 그림 1에 보였다. | |
위상잡음이란? | 위상잡음(phase noise)은 발진기의 위상 흔들림을 나타내는 척도이며, 통신시스템 및 레이다 시스템의 성능을 결정짓는 중요한 파라미터 중 하나이다. 발진기의 위상잡음 성능을 개선하는 방법은 크게 두 가지로 구분된다. | |
발진기의 위상잡음 성능을 개선하는 방법과 내용은? | 발진기의 위상잡음 성능을 개선하는 방법은 크게 두 가지로 구분된다. 첫번째 방법은 발진기에 사용되는 증폭기를 잡음지수 F가 작고, 또한 작은 1/f 잡음 corner frequency f c 를 갖는 능동 소자를 사용하여 구성하는 것이다. 하지만 이 방법에 의한 위상잡음의 개선은 10 dB 정도이며, 혁신적인 위상잡음의 개선을 기하기 어렵다. 두 번째 방법은 높은 Q(quality factor)를 갖는 공진기를 이용하여 위상잡음을 개선하는 방법이다. 이 방법을 이용하면 분명히 효과적인 위상 잡음의 개선을 가져오게 된다. 하지만 현실적으로 높은 주파수에서 높은 Q를 갖는 공진기를 얻는 것은 어렵다. 반면 구성은 복잡하지만 FLL 기법을 이용할 경우 혁신적인 위상잡음의 개선을 가져올 수 있다[1]~[4] . |
Z. Galani, M. J. Bianchini, R. C. Waterman, R. Dibiase, R. W. Laton, and J. B. Cole, "Analysis and design of a single-resonator GaAs FET oscillator with noise degeneration," IEEE Transactions on Microwave Theory and Techniques, vol. 32, no. 12, pp. 1556-1565, Dec. 1984.
Z. Galani, R. A. Campbell, "An overview of frequency synthesizers for radars," IEEE Transactions on Microwave Theory and Techniques, vol. 39, no. 5, pp. 782-790, May 1991.
E. N. Ivanov, M. E. Tobar, and R. A. Woode, "Ultra-low noise microwave oscillator with advanced phase noise suppression system," IEEE Microwave Guided Wave Letters, vol. 6, no. 9, pp. 312-314, Sep. 1996.
A. S. Gupta, D. A. Howe, C. Nelson, A. Hati, F. L. Walls, and J. F. Nava, "High spectral purity microwave oscillator: Design using conventional air-dielectric cavity," IEEE Transctions on Ultrasonics Ferroelectrics, and Frequency Control, vol. 52, no. 10, pp. 1225-1230, Oct 2004.
A. Imani, H. Hashemi, "An FBAR/CMOS frequency/ phase discriminator and phase noise reduction system," IEEE Transactions on Microwave Theory and Techniques, vol. 63, no. 5, pp. 1658-1665, May 2015.
K. W. Yeom, Microwave Circuit Design: A Practical Approach using ADS, New York, Prentice Hall Press, 2015.
D. Barberjee, PLL Performance, Simulation, and Design, 4th ed. Nation Semiconductor, 2006.
김성태, 염수영, 이동현, 염경환, "공진기의 Q값에 의한 5 GHz FLL의 특성 분석," 2017년도 한국전자파학회 종합학술대회논문집, 27(1), 2017년 11월.
Analog Devices, "AD8137, low cost, low power, differential ADC driver." Available: http://www.analog.com.
Texas Instruments Inc., "LM6152, Dual and quad high speed/low power 75 MHz GBW rail-to-rail I/O operational amplifiers." Available: http://www.ti.com/.
A. Blaum, O. Piloud, G. Scalea, J. Victory, and F. Sischaka, "A new robust on-wafer 1/f noise measurement and characterization system," in ICMTS 2001, Proceedings of the 2001 International Conference on Microelectronic Test Structures, Kobe, Japan, Mar. 2001, pp. 125-130.
*원문 PDF 파일 및 링크정보가 존재하지 않을 경우 KISTI DDS 시스템에서 제공하는 원문복사서비스를 사용할 수 있습니다.
오픈액세스 학술지에 출판된 논문
※ AI-Helper는 부적절한 답변을 할 수 있습니다.