$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

위상 동기 루프를 이용한 CMOS 주파수 합성기의 설계
Design of a CMOS Frequency Synthesizer using Phase-Locked Loop

電子工學會論文誌. Journal of the Institute of Electronics Engineers of Korea. TE, 전문기술교육, v.40 no.4, 2003년, pp.14 - 19  

임종민

초록
AI-Helper 아이콘AI-Helper

이동 통신 시스템에서 수신을 원하는 신호들은 각 채널에 해당되는 주파수를 가지는 반송파에 실려 오게 되는데 이렇게 반송파에 실려온 신호를 끄집어 낼 때 반드시 필요한 파트가 Local Oscillator (LO)이다. LO의 신호는 보통 VCO에 의해 발생되지만 원하는 채널의 주파수를 선택하기 위해서 VCO의 주파수를 정밀하게 조절할 수 있는 회로가 필요한데 그 역할을 주파수 합성기가 수행하게 된다. 보통 주파수 합성기는 VCO를 포함한 PLL을 이용하여 만들게 된다. 따라서 PLL에서 생기는 잡음 또한 최소화하는 것이 중요하다. 본 논문에서는 이러한 구조의 전하 펌프 PLL을 이용하여 WCDMA용 주파수 합성기를 설계하였다. 그리고 설계된 모든 회로는 0.18 um CMOS BSIM(Berkeley Short Channel IGFET)의 Level 49 SPICE 모델 파라미터를 이용하여 설계하여 최근 대두되고 있는 저 전력, 고집적화 경향에 발 맞추었다. 또한 각 부분 및 전체 회로는 ADS(Advanced Design Systems)를 이용하여 동작 상태를 검증하였다.

Abstract AI-Helper 아이콘AI-Helper

This research describes the design of a fully integrated fractional-N frequency synthesizer for the local oscillator in IMT-2000 system using 0.18-m CMOS technology and 1.8-V single power supply. The designed fractional-N synthesizer contains following components. Modified charge pump uses active c...

섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로