$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

나노 구조 Double Gate MOSFET의 핀치오프특성에 관한 연구
A study on the pinch-off characteristics for Double Cate MOSFET in nuo structure 원문보기

한국해양정보통신학회논문지 = The journal of the Korea Institute of Maritime Information & Communication Sciences, v.6 no.7, 2002년, pp.1074 - 1078  

고석웅 (군산대학교 전자정보공학부) ,  정학기 (군산대학교 전자정보공학부)

초록
AI-Helper 아이콘AI-Helper

본 논문에서는 main gate(MG)와 side gate(SG)를 갖는 double gate(DG) MOSFET를 디자인하고 TCAD를 이용하여 시뮬레이션하였다. MG와 SG의 길이(LMG, LSG)는 각각 50nm, 70nm로 하였으며, MG와 SG의 전압(VMG, VSG)이 각각 1.5V, 3.0V일 때 드레인전압(VD)을 0에서 1.5V까지 변화시키면서 핀치오프특성을 조사하였다. LMG가 아주 작음에도 불구하고, 핀치-오프특성이 아주 좋게 나타났다. 이것은 DG MOSFET의 VMG가 게이트를 제어하는 역할을 잘 수행하여 나노 구조에서 유용한 구조임을 알 수 있었다.

Abstract AI-Helper 아이콘AI-Helper

In this paper, we designed double gate(DG) MOSFET structure which has main gate(MG) and two side gates(SG). We have simulated using TCAD simulator U .WOSFET have the main gate length of %m and the side gate length of 70nm. Then, u'e have investigated the pinch-off characteristics, drain voltage is c...

주제어

AI 본문요약
AI-Helper 아이콘 AI-Helper

* AI 자동 식별 결과로 적합하지 않은 문장이 있을 수 있으니, 이용에 유의하시기 바랍니다.

문제 정의

  • 본 논문에서는 DG MOSFET 가 일반적인 MOSFET의 게이트와 같은 역할을 수행할 수 있는가를 알아보기 위하여 핀치-오프특성을 조사하였다. 결과적으로 사이드 게이트 전압이 3V 로 주어지고 메인 게이트 전압이 1.
  • 본 논문에서는 DG MOSFET의 타당성을 입증하기 위하여 TCAD의 DESSIS툴을 이용, 핀치-오프특성을 조사하였다. 그림 1은 Vmg=1V, Vsg=3V의 전압이 인가되고 Vd가 0.
  • 메인 게이트 길이와 사이드 게이트 길이가 각각 50nm, 70nm 인 nMOSFET를 DIOS 툴을 이용하여 디자인하고 시뮬레이션하였다. 본 논문에서는 비록 전체 MOSFET의 길이가 198nm이지만, 길이가 50nm 인 메인 게이트가 일반 MOSFET와 같은 역할을 잘 수행할 수 있는지 핀치-오프특성을 조사함으로써 알아볼 것이며, 나아가 이 DG MOSFET의 우수성을 증명하기 위하여 I-V 특성들을 조사할 것이다.
본문요약 정보가 도움이 되었나요?

참고문헌 (3)

  1. J. M Early, Effects of space-charge layer widening in junction transistors, Proc. IRE. 40, pp. 1401-1406, 1952 

  2. Byung Yong Choi, Suk Kang Sung, Byung Gook Park, and Jung Duk Lee, '70㎚ NMOSFET Fabrication with 12㎚ n+-p Junction Using As+2 LOW Energy Implantation',Jpn. 40., pp.2607-2610, 2001 

  3. Sangyeun Han , Sungil Chang, Jongho Lee, and Hyungcheol Shin, '50㎚ MOSFET With Electrically Induced Source/Drain (S/D)Extensions', IEEE Trans. Electron Dev. 48, pp. 2058-2064, 2001 

저자의 다른 논문 :

섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로