$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

디지털 시네마용 Motion JPEG2000 인코더의 FPGA 설계
FPGA Design of Motion JPEG2000 Encoder for Digital Cinema 원문보기

한국통신학회논문지. The Journal of Korea Information and Communications Society. 통신이론 및 시스템, v.32 no.3C, 2007년, pp.297 - 305  

서영호 (한성대학교 정보통신공학과) ,  최현준 (광운대학교 전자재료공학과) ,  김동욱 (광운대학교 전자재료공학과)

초록
AI-Helper 아이콘AI-Helper

본 논문에서는 주요 영화사들로 구성된 DCI(Digital Cinema Initiatives)에 의해 디지털 시네마를 위한 영상 압축 표준으로 제정된 Motion JPEG2000 부호화기를 FPGA를 타겟으로 구현하였다. JPEG2000의 주요 구성요소인 리프팅-기반의 DWT(Discrete Wavelet Transform)와 EBCOT(Embedded Block Coding with Optimized Truncation)의 Tier 1을 하드웨어로 구현하였고, Tier 2과정은 소프트웨어로 구현하였다. 디지털 시네마를 위해 입력 영상의 크기(tile size)는 최대 $1024\times1024$까지의 고해상도를 지원할 수 있도록 하였고, 실시간성을 보장하기 위해 3개의 엔트로피 부호화기를 사용하였다. Verilog-HDL을 이용하여 하드웨어로 구현했을 경우 Altera사의 Stratix EP1S80에서 32,470 LE (logic element)에 해당하는 자원을 사용하면서 FPGA에 사상되었고, 150Mhz의 주파수에서 안정적으로 동작하였다.

Abstract AI-Helper 아이콘AI-Helper

In the paper, a Motion JPEG2000 coder which has been set as the standard for image compression by the Digital Cinema Initiatives (DCI), an organization composed of major movie studios was implemented into a target FPGA. The DWT (Discrete Wavelet Transform) based on lifting and the Tier 1 of EBCOT (E...

주제어

참고문헌 (20)

  1. JPEG2000 Final Committee Draft (FCD). JPEG2000 Committee Drafts.[Online]. Available:http://www. jpeg.org/CDs15444.htm 

  2. K. K. Parhi and T. Nishitani, 'VLSI architectures for discrete wavelet transforms,' IEEE Trans. VLSI Syst., vol. 1, pp. 191-202, June 1993 

  3. A. Grzeszczak, M. K. Mandal, S. Panchanathan, and T. Yeap, 'VLSI implementation of discrete wavelet transform,' IEEE Trans. VLSI Syst., vol. 4, pp. 421-433, June 1996 

  4. G. Lafruit, L. Nachtergaele, J. Bormans, M. Engels, and I. Bolsens, 'Optimal memory organization for scalable texture codecs in MPEG-4,' IEEE Trans. Circuits Syst. Video Technol., vol. 9, pp. 218-243, Mar. 1999 

  5. M. Ferretti and D. Rizzo, 'A parallel architecture for the 2-D discrete wavelet transform with integer lifting scheme,' J. VLSI Signal Processing, vol. 28, pp. 165-185, July 2001 

  6. K. Andra, C. Chakrabarti, and T. Acharya, 'A VLSI architecture for lifting-based forward and inverse wavelet transform,' IEEE Trans. on Signal Processing, vol. 50, no. 4, April 2002 

  7. G. Dillen, B. Georis, J. D. Legat, and O. Cantineau, 'Combined Line-Based Architecture for the 5-3 and 9-7 Wavelet Tansform of JPEG2000,' IEEE Transactions on Circuit Syst. Video Technol., vol. 13, no. 9, Sep. 2003 

  8. D. Taubman and HP Labs, 'Report on core experiment CodEff22, EBCOT: Embedded block coding with optimized truncation,' Tech. Rep.N1020R, ISO/IEC JTC1/SC29/WG1, October 1998 

  9. D. Taubman, 'High performance scalable image compression with EBCOT,' IEEE Trans. Image Processing, Vol. 9, pp. 1158-1170, July 2000 

  10. D. Taubman, E. Ordentlich, M. Weinberger, and G. Seroussi, 'Embedded block coding in JPEG2000,' IEEE Trans. Signal Processing: Image Commun., Vol. 17, No. 1, pp. 49-72, Jan. 2002 

  11. C. Lian, K. Chen, and L. Chen, 'Analysis and Architecture Design of Block-Coding Engine of EBCOT in JPEG2000,' IEEE Trans. on Circuit and Systems for Video Technology, Vol.13, No. 3, pp. 219-229, March 2003 

  12. K. Andra, C. Chakrabarti, and T. Acharya, 'A High-Performance JPEG2000 Architecture,' IEEE Trans. on Circuit and Systems for Video Technology, Vol. 13, No. 3, March 2003 

  13. J. S. Chiang, Y. S. Lin, and C. Y. Hsieh, 'Efficient Pass-Parallel Architecture for EBCOT in JPEG2000,' IEEE Int. Citcuits and Systems, Vol. I, pp. 773-776, 2002 

  14. H. Yamauchi, S. Okada, K. Taketa, and T. Ohyama, 'A Single-Chip JPEG2000 Encoder Processor Capable of Compressing D1-Image at 30frames/s without Tile Division,' IEICE Trans. ELECTRON., Vol.,E87-C, No. 4, April 2004 

  15. E. Edwards and S. Goessel, 'JPEG2000 for Digital Cinema Applications,' April 25, 2001 

  16. 서영호, 김동욱, 'Motion JPEG2000을 위한 리프팅 프로세서의 ASIC 설계', 한국통신학회 논문지, 제 30권 제 7C호, pp. 647-657, 2005, 8 

  17. 최현준, 서영호, 김동욱, 'DWT 계수의 트리구조를 이용한 네트워크-적응적 JPEG2000 컨텍스트 추출방법', 한국통신학회 논문지, 제 30권 제 9C호, pp. 939-948, 2005, 9 

  18. JPEG2000 Decoder: BA111JPEG2000D Factsheet. Barco-Silex, October 2003 

  19. K. Andra, C. Chakrabarti, and T. Acharya, 'A High-Performance JPEG2000 Architecture,' IEEE Trans. on Circuit and Systems for Video Technology, Vol. 13, No. 3, March 2003 

  20. A. Descampe, F. Devaux, 'A Flexible, Line-Based JPEG2000 Decoder for Digital Cinema,' IEEE MELECON 2004, May 2004 

저자의 다른 논문 :

LOADING...

관련 콘텐츠

저작권 관리 안내
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로