$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

초록
AI-Helper 아이콘AI-Helper

본 연구에서는 웨이퍼 레벨 Cu 본딩을 이용한 3D 적층 IC의 개발을 위해 2단계 기계적 화학적 연마법(CMP)을 제안하고 그 결과를 고찰하였다. 다마신(damascene) 공정을 이용한 $Cu/SiO_2$ 복합 계면에서의 Cu dishing을 최소화하기 위해 Cu CMP 후 $SiO_2$ CMP를 추가로 시행하였으며, 이를 통해 Cu dishing을 $100{\sim}200{\AA}$까지 낮출 수 있었다. Cu 범프표면거칠기도 동시에 개선되었음을 AFM 관찰을 통해 확인하였다. 2단 CMP를 적용하여 진행한 웨이퍼 레벨 Cu 본딩에서는 dishing이나 접합 계면이 관찰되지 않아 2단 CMP 공정이 성공적으로 적용되었음을 확인할 수 있었다.

Abstract AI-Helper 아이콘AI-Helper

Chemical mechanical polishing (CMP) has become one of the key processes in wafer level stacking technology for 3D stacked IC. In this study, two-step CMP process was proposed to polish $Cu/SiO_2$ hybrid bonding surface, that is, Cu CMP was followed by $SiO_2$ CMP to minimize Cu...

Keyword

AI 본문요약
AI-Helper 아이콘 AI-Helper

문제 정의

  • 그러나 많은 경우 이러한 변수들의 교호작용과 CMP 장비의 제약, 맞춤형 슬러리 확보의 어려움 등으로 인해 최적화가 용이하지 않다. 본 연구에 서는 이러한 제약을 극복하고자 Cu-SiO2 다마신 구조에서 Cu CMP와 SiO2 CMP의 조합을 통해 Cu dishing을 최소화하는 2단 CMP 공정을 제안하고 이를 웨이퍼 레벨 본딩에 적용하여 가능성을 확인하고자 하였다.
본문요약 정보가 도움이 되었나요?

질의응답

핵심어 질문 논문에서 추출한 답변
Cu dishing을 최소화하기 위해서는 어떻게 해야하는가? Cu dishing을 최소화하기 위해서는 CMP 장비 및 슬러리, 패드와 같은 소모품 그리고 헤드압력, 회전속도 등의 공정조건 뿐만 아니라 선폭, 밀도 등의 소자 디자인도 함께 최적화 되어야 한다. 그러나 많은 경우 이러한 변수들의 교호작용과 CMP 장비의 제약, 맞춤형 슬러리 확보의 어려움 등으로 인해 최적화가 용이하지 않다.
Cu dishing이 발생한 경우 어떤 심각한 문제가 발생하는가? 2 (a)). 이 경우 충분한 Cu-Cu 본딩 강도를 얻을 수가 없어 연삭과 같은 후속공정에서 웨이퍼가 떨어지는 등의 심각한 문제를 야기하게 된다. Figure 2(b)에 실제 Cu dishing이 발생한 상황에서의 본딩 단면을 나타내었다.
화학적 기계적 연마법이란? 화학적 기계적 연마법(Chemical Mechanical Polishing, CMP)은 웨이퍼 표면과 연마패드(polishing pad) 사이의 마찰을 이용하는 기계적인 연마과정에 슬러리(slurry)의 화학작용을 추가하여 연마 효율 및 성능을 향상시키는 공정으로 1960년대 초 실리콘 웨이퍼 제조 과정에서 웨이퍼 표면 평탄화를 위해 개발되었다. 이후 1980년대에 트렌치 절연(trench isolation) 공정에 사용됨으로써 처음으로 반도체 소자 제조 과정 도입되었으며, 최근에는 다마신(damascene) 공정 등에서 표면의 요철 및 불균일도를 제거함으로써 배선 및 금속층에 대한 평탄도를 확보하는 핵심공정으로 자리 잡고 있다.
질의응답 정보가 도움이 되었나요?

참고문헌 (10)

  1. Zantye, Parshuram B., Ashok Kumar, and A. K. Sikder. "Chemical mechanical planarization for microelectronics applications", Materials Science and Engineering Reports 45(3) 89 (2004). 

  2. Yair Ein-Eli, and David Starosvetsky, "Review on copper chemical-mechanical polishing (CMP) and post-CMP cleaning in ultra large system integrated (ULSI)-An electrochemical perspective", Electrochimica Acta, 52 1825 (2007). 

  3. Stengl, R., T. Tan, and U. Gsele. "A model for the silicon wafer bonding process", Japanese Journal of Applied Physics, 28(1), 1735 (1989). 

  4. Gueguen, P., Di Cioccio, L., Gergaud, P., Rivoire, M., Scevola, D., Zussy, M., Charveta A, Ballya L, Lafonda D and Clavelier, L. "Copper Direct-Bonding Characterization and Its Interests for 3D Integration", Journal of The Electrochemical Society, 156(10), H772 (2009). 

  5. Enquist, P. "Scalability and Low Cost of Ownership Advantages of Direct Bond Interconnect (DBI) as Drivers for Volume Commercialization of 3-D Integration Architectures and Applications", MRS Proceedings, 1112(33) (2009). 

  6. S. Kang, J. Lee, E. Kim, N. Lim, S. Kim, S. Kim and S. E. Kim, "Fabrication and Challenges of Cu-to-Cu Wafer Bonding", J. Microelectron. Packag. Soc., 19(2), 29 (2012). 

  7. E. Kim, M. Lee, S. Kim and S. E. Kim, "Ti/Cu CMP process for wafer level 3D integration", J. Microelectron. Packag. Soc., 19(3), 37 (2012). 

  8. M. L. Peterson, R. J. Small, T. Truong and J. Y. Lee, "Challenges of Electroplated Copper Film and Device Characteristics for Copper Slurry Design", Electrochemical Society Proceedings, 99(37), 115 (2000). 

  9. J. Park, Y. Kim, S. Kim, J. Kim and Y. Park, "Wet Etching Characteristics of Cu Surface for Cu-Cu Pattern Direct Bonds", J. Microelectron. Packag. Soc., 19(1), 39 (2012). 

  10. Y. H. Cho, S. E. Kim and S. Kim, "Wafer Level Bonding Technology for 3D Stacked IC", J. Microelectron. Packag. Soc., 20(1), 7 (2013). 

저자의 다른 논문 :

활용도 분석정보

상세보기
다운로드
내보내기

활용도 Top5 논문

해당 논문의 주제분야에서 활용도가 높은 상위 5개 콘텐츠를 보여줍니다.
더보기 버튼을 클릭하시면 더 많은 관련자료를 살펴볼 수 있습니다.

관련 콘텐츠

오픈액세스(OA) 유형

GOLD

오픈액세스 학술지에 출판된 논문

저작권 관리 안내
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로