$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

초록
AI-Helper 아이콘AI-Helper

본 논문에서는 선형성이 개선된 5MHz의 샘플링 주파수를 가지는 10-비트 디지털/아날로그 변환기를 제안한다. 제안하는 디지털/아날로그 변환기는 10-비트 R-2R 기반 디지털/아날로그 변환기, rail-to-rail 입력 범위의 차동 전압증폭기를 이용하는 출력버퍼, 그리고 바이어스 전압을 위한 밴드-갭 기준전압 회로로 구성된다. R-2R 디지털/아날로그 변환기의 2R 구현에 스위치를 위해 사용되는 인버터의 turn-on 저항 값을 포함하여 설계함으로 선형성을 개선시킨다. DAC의 최종 출력 전압 범위는 출력버퍼에 차동전압증폭기를 이용함으로 R-2R의 rail-to-rail 출력 전압으로부터 $2/3{\times}VDD$로 결정된다. 제안된 디지털/아날로그 변환기는 1.2V 공급전압과 1-poly, 8-metal을 이용하는 130nm CMOS 공정에서 구현되었다. 측정된 디지털/아날로그 변환기의 동적특성은 9.4비트의 ENOB, 58dB의 SNDR, 그리고 63dBc의 SFDR이다. 측정된 DNL과 INL은 -/+0.35LSB 미만이다. 제작된 디지털/아날로그 변환기의 면적과 전력소모는 각각 $642.9{\times}366.6{\mu}m^2$과 2.95mW이다.

Abstract AI-Helper 아이콘AI-Helper

This paper proposes 5-MS/s 10-bit digital-to-analog converter(DAC) with the improved linearity. The proposed DAC consists of a 10-bit R-2R-based DAC, an output buffer using a differential voltage amplifier with rail-to-rail input range, and a band-gap reference circuit for the bias voltage. The line...

주제어

AI 본문요약
AI-Helper 아이콘 AI-Helper

* AI 자동 식별 결과로 적합하지 않은 문장이 있을 수 있으니, 이용에 유의하시기 바랍니다.

문제 정의

  • 본 논문에서는 TVWS의 활용을 위한 통신 SoC에서 송신 단에 이용되는 1 ~ 5MHz의 샘플링 주파수를 가지고 선형성을 개선시킨 10bit 디지털/아날로그 변환기를 제안한다. 제안하는 디지털/아날로그 변환기는 R-2R 구조를 사용하여 저전력, 소면적의 설계를 가능하게 한다[1-4].
  • 최근 digital television(DTV)로의 전환 후 지역별로 활용 가능한 TV 유휴대역(TVWS : TV white space)을활용하여 주파수 이용효율을 높이고, 창의적 전파이용 확대하여 무선트래픽 급증을 해결하고자 한다. 이에 따라 1GHz이하 대역의 신호 처리가 가능한 RF chip의 개발이 요구된다.
본문요약 정보가 도움이 되었나요?

질의응답

핵심어 질문 논문에서 추출한 답변
제안된 디지털/아날로그 변환기는 어떻게 구현되는가? DAC의 최종 출력 전압 범위는 출력버퍼에 차동전압증폭기를 이용함으로 R-2R의 rail-to-rail 출력 전압으로부터 $2/3{\times}VDD$로 결정된다. 제안된 디지털/아날로그 변환기는 1.2V 공급전압과 1-poly, 8-metal을 이용하는 130nm CMOS 공정에서 구현되었다. 측정된 디지털/아날로그 변환기의 동적특성은 9.
디지털/아날로그 변환기의 구성은 어떠한가? 그림 1은 제안된 디지털/아날로그 변환기의 전체 블록도이다. 디지털/아날로그 변환기는 플립-플롭으로 구성된 동기화 회로, R-2R 디지털/아날로그 변환기, 밴드-갭 기준전압 회로, 그리고 차동 전압증폭기를 이용한 출력버퍼로 구성된다. 입력받은 10bit의 디지털 입력 코드 (IN[9:0])는 동기화 회로를 통해 D[0:9] 신호와 이의 반전 신호인 DB[0:9] 디지털 코드를 생성한다.
제안된 디지털/아날로그 변환기는 어떻게 동작되는가? 디지털/아날로그 변환기는 플립-플롭으로 구성된 동기화 회로, R-2R 디지털/아날로그 변환기, 밴드-갭 기준전압 회로, 그리고 차동 전압증폭기를 이용한 출력버퍼로 구성된다. 입력받은 10bit의 디지털 입력 코드 (IN[9:0])는 동기화 회로를 통해 D[0:9] 신호와 이의 반전 신호인 DB[0:9] 디지털 코드를 생성한다. D[0:9]와 DB[0:9] 신호는 각각의 R-2R 디지털/아날로그 변환기를 통해 rail-to-rail의 아날로그 신호로 변환되고, 변환된 아날로그 신호는 전압증폭기로 구성된 출력버퍼를 통해 peak-to-peak 1.6VDIFF로 감소되어 출력된다.
질의응답 정보가 도움이 되었나요?

참고문헌 (8)

  1. D. Marche, and Y. Savaria, "Modeling R-2R Segmented-Ladder DACs," in IEEE Transactions on Circuits and Systems, vol. 57, no. 1, pp. 31-43, Jan. 2010. 

  2. D. Marche, Y. Savaria, and Y. Gagnon, "A New Switch Compensation Technique for Inverted R-2R Ladder DACs", in IEEE International Symposium on Circuits and Systems, pp. 196-199, May. 2005. 

  3. M. P. Kennedy, "On the Robustness of R-2R Ladder DAC's", in IEEE Transactions on Circuits and Systems, vol. 47, no. 2, pp. 109-116, Feb. 2000. 

  4. Lei Wang, Y. Fukatsu, and K. Watanabe, "A CMOS R-2R Ladder Digital-to-Analog Converter and Its Characterization", in Proceeding of the 18th IEEE Instrumentation and Measurement Technology Conference, Hungary, pp. 1026-1031, May. 2001. 

  5. H.Y. Lee, Y. J. Hwang, Y. C. Jang, "Active-RC Channel Selection Filter with 40MHz Bandwidth and Improved Linearity", in Journal of the Korea Institute of Information and Communication Engineering, vol. 17, no. 10, pp. 2395-2402, Oct. 2013. 

  6. Banba. H, Shiga. H, Umezawa. A, Miyaba. T, Tanzawa .T, Atsumi .S, and Sakui .K, "A CMOS Bandgap Reference Circuit with Sub-1-V Operation", in IEEE Journal of Solid-State Circuits, vol. 34, no. 5, pp. 670-674, May. 1999. 

  7. Marche, D, Savaria, Y, Gagnon, Y, "An Improved Switch Compensation Technique for Inverted R-2R Ladder DACs", IEEE Transactions on Circuits and Systems I, vol. 56, no. 6, pp. 1115-1124, JUN, 2009. 

  8. Pang-Jung Liu, and Chen, Y-J.E, "A 10-bit CMOS DAC With Current Interpolated Gamma Correction for LCD Source Drivers", IEEE Transactions on Circuits and Systems for Video Technology, vol. 22, no. 6, pp. 958-965, JUN, 2012. 

저자의 다른 논문 :

LOADING...
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로