최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기Journal of the Institute of Electronics and Information Engineers = 전자공학회논문지, v.52 no.10, 2015년, pp.33 - 46
최경근 (성균관대학교 정보통신대학) , 권기원 (성균관대학교 정보통신대학) , 김소영 (성균관대학교 정보통신대학)
In this paper, we predicts the analog and digital circuit performance of FinFETs that are scaled down following the ITRS(International technology roadmap for semiconductors). For accurate prediction of the circuit performance of scaled down devices, accurate parasitic resistance and capacitance anal...
핵심어 | 질문 | 논문에서 추출한 답변 |
---|---|---|
FinFET는 어떻게 형성되는가? | 그러나 개발된 공정을 통해서 드레인 전류의 증가와 누설 전류 감소시키는데 한계가 발생했다. 이러한 한계를 극복하기 위해 평판 채널 전계 효과 트랜지스터에서 채널이 3차원 구조의 지느러미모양으로 형성되는 FinFET(Fin Field Effect Transistor)가 차세대 소자로 양산되고 있다. FinFET은 3차원 구조가 되면서 CMOS에 비해 채널의 면적이 늘어나고 벌크에서 누설 전류가 줄어들게 되어 SCE의 감소와 높은 동작 전류를 흐르게 한다[4-5]. | |
FinFET의 기생 성분은 어떻게 분류되는가? | FinFET의 기생 성분은 크게 기생 커패시턴스와 기생 저항으로 분류된다. 현재까지 FinFET의 기생 커패시턴스 연구는 3차원의 복잡한 구조로부터 발생하는 기생 커패시턴스를 모델링하는 연구가 진행되었으며[9∼11], 선행 연구에서는 기생 커패시턴스의 해석적인 모델을 만들기 위해 구조 단순화를 통해 주요성분만을 고려한 모델링을 진행했다. | |
SCE의 문제점을 해결하기 위해 개발된 공정들은 어떠한 한계가 있는가? | 성능 향상을 위한 평판 MOSFET의 공정단위 감소로 발생하는 Short Channel Effect(SCE) 문제점 해결을 위해 Strained Source and Drain, High-k Metal gate, Lightly Doped Drain, Halo Doping 등 다양한 공정기술이 개발되었다[1∼3]. 그러나 개발된 공정을 통해서 드레인 전류의 증가와 누설 전류 감소시키는데 한계가 발생했다. 이러한 한계를 극복하기 위해 평판 채널 전계 효과 트랜지스터에서 채널이 3차원 구조의 지느러미모양으로 형성되는 FinFET(Fin Field Effect Transistor)가 차세대 소자로 양산되고 있다. |
Frank, M.M., "High-k/metal gate innovations enabling continued CMOS scaling," 2011 Proceedings of ESSCIRC (ESSCIRC), pp. 50-58, Sept. 2011.
Ran Liu, "Process characterization for strained Si on SOI CMOS devices," Solid-State and Integrated-Circuit Technology, 2008. ICSICT 2008. 9th International Conference, pp. 138-141, Oct. 2008.
Jyh-Chyurn Guo, "Halo and LDD Engineering for Multiple VTH High Performance Analog CMOS Devices," IEEE Trans. Semiconductor Manufacturing, vol. 20, no. 3, pp. 313 - 322, Aug. 2007.
James D., "Intel Ivy Bridge unveiled - The first commercial tri-gate, high-k, metal-gate CPU," Custom Integrated Circuits Conference (CICC), pp. 1-4, Sept. 2012.
Auth C., Allen C., Blattner A. et al., "A 22nm high performance and low-power CMOS technology featuring fully-depleted tri-gate transistors, self-aligned contacts and high density MIM capacitors," VLSI Technology (VLSIT), pp. 131-132, June. 2012.
Natarajan S., Agostinelli M., Akbar S. et al., "A 14nm logic technology featuring 2nd-generation FinFET, air-gapped interconnects, self-aligned double patterning and a 0.0588 ${\mu}m2$ SRAM cell size," VLSI Technology (VLSIT), pp. 131-132, June. 2012.
Yen-Huei C., Wei-Min C., Wei-Cheng W., et al., "A 16nm 128Mb SRAM in high- $\kappa$ metal-gate FinFET technology with write-assist circuitry for low-VMIN applications," Solid-State Circuits Conference Digest of Technical Papers (ISSCC), pp. 238-239, Feb. 2014.
Amat E., Canal R., et al., "Variability robustness enhancement for 7nm FinFET 3T1D-DRAM cells," IEEE 56th International Midwest Symposium on Circuits and Systems (MWSCAS), pp. 81 - 84, Aug. 2013.
Lee K., An T., Joo S., Kwon K.-W., Kim S., "Modeling of parasitic fringing capacitance in multifin trigate FinFETs." Electron Devices, IEEE Transactions, vol. 60, no. 5, pp. 1786-1789, 2013.
SeokSoon Noh, KeeWon Kwon, and SoYoung Kim, "Analysis of Process and Layout Dependent Analog Performance of FinFET Structure using 3D Device Simulator," The Journal of The Institute of Electrical Engineers of Korea, vol. 50, no. 4, pp. 795-802, April. 2013.
Choe, Kyeungkeun, TaeYoon An, and SoYoung Kim., "Accurate fringe capacitance model considering RSD and metal contact for realistic FinFETs and circuit performance simulation." Simulation of Semiconductor Processes and Devices (SISPAD), pp. 29 - 32, Sept. 2014.
Lacord J., Ghibaudo G., and Boeuf F., "Comprehensive and Accurate Parasitic Capacitance Models for Two - and Three-Dimensional CMOS Device Structures." IEEE Trans. Electron Devices, vol. 59, no. 5, pp. 1332-1344, April. 2012.
Bansal A., Paul B.C., Roy K., "An Analytical Fringe Capacitance Model for Interconnects Using Conformal Mapping" IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, vol. 25, no. 12, pp. 2765 - 2774, Nov. 2006.
Bansal A., Paul B.C., Roy K., "Modeling and optimization of fringe capacitance of nanoscale DGMOS devices." IEEE Trans. Electron Devices, vol. 52, no. 2, pp. 256-262, Jan. 2005.
Ivanov, Valentin I., and Michael K. Trubetskov. Handbook of conformal mapping with computer-aided visualization. CRC press, 1994.
Tekleab, Daniel, S. Samavedam, and P. Zeitzoff. "Modeling and analysis of parasitic resistance in double-gate FinFETs." Electron Devices, IEEE Transactions, vol. 56, no. 10, pp. 2291-2296, 2009.
Sohn, Chang-Woo, et al. "Analytic model of S/D series resistance in trigate FinFETs with polygonal epitaxy." Electron Devices, IEEE Transactions, vol. 60, no. 4, pp. 1302-1309, 2013.
TCAD Raphael User's Guide, Synopsys.
BSIM-CMG108.0.0 Technical Manual, Aug. 2014.
HSPICE User's Guide, Synopsys.
The International Technology Roadmap for Semiconductors (ITRS), 2013.
Taur, Yuan, and Tak H. Ning. Fundamentals of modern VLSI devices. Cambridge university press, 2009.
Y. -J. Lee, T. -C. Cho, K. -H. Kao, P. -J. Sung, F. -K. Hsueh, P. -C. Huang, C. -T. Wu, S. -H. Hsu, W. -H. Huang, et al., "A novel junctionless FinFET structure with sub-5nm shell doping profile by molecular monolayer doping and microwave annealing," IEEE International Electron Devices Meeting (IEDM), pp. 32.7.1-32.7.4, Dec. 2014.
R. -H. Baek, D. -H. Kim, T. -W. Kim, et al., "Electrostatics and performance benchmarking using all types of III-V multi-gate FinFETs for sub 7nm technology node logic application," IEEE Symposium on VLSI Technology (VLSI-Technology): Digest of Technical Papers, pp. 1-2., June 2014.
C. Binjie, A. -R. Brown, W. Xingsheng, and A. Asenov "Statistical variability study of a 10nm gate length SOI FinFET device," 2012 Silicon Nanoelectronics Workshop (SNW), pp. 1-2, June 2012.
W. -Y. Shien, C. Y. Lin, M. C. Chiang et al., "A 16nm FinFET CMOS technology for mobile SoC and computing applications," IEEE International Electron Devices Meeting (IEDM), pp. 9.1.1 - 9.1.4, Dec. 2013.
TCAD Sentaurus User's Guide, Synopsys.
해당 논문의 주제분야에서 활용도가 높은 상위 5개 콘텐츠를 보여줍니다.
더보기 버튼을 클릭하시면 더 많은 관련자료를 살펴볼 수 있습니다.
*원문 PDF 파일 및 링크정보가 존재하지 않을 경우 KISTI DDS 시스템에서 제공하는 원문복사서비스를 사용할 수 있습니다.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.