최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기국가/구분 | 한국(KR)/등록특허 | |
---|---|---|
국제특허분류(IPC8판) |
|
|
출원번호 | 10-2010-0038463 (2010-04-26) | |
공개번호 | 10-2010-0119720 (2010-11-10) | |
등록번호 | 10-1769995-0000 (2017-08-14) | |
우선권정보 | 미국(US) 12/434,367 (2009-05-01) | |
DOI | http://doi.org/10.8080/1020100038463 | |
발명자 / 주소 |
|
|
출원인 / 주소 |
|
|
대리인 / 주소 |
|
|
심사청구여부 | 있음 (2015-04-22) | |
심사진행상태 | 등록결정(재심사후) | |
법적상태 | 등록 |
반도체 장치는 전도층을 포함하는 기판을 가지고 있다. 하나의 상호 연결된 구조는 기판 위에서 형성되고 전기적으로 전도층에 연결되어 있다. 반도체 구성요소는 기판 위에 실장된다. 인캡슐런트는 반도체 구성요소 및 상호 연결된 구조 위에 증착된다. 하나의 채널은 상기 상호 연결된 구조를 노출시키기 위해 인캡슐런트 내에 형성된다. 솔더 페이스트는 상기 차단막을 형성하기 전에 채널 내에 증착된다. 차단막은 상기 인캡슐런트 및 반도체 다이 상부에 걸쳐 상기 채널로 등각적으로 도포될 수 있다. 상기 차단막은 상기 채널 속으로 연장되고 전기적으로
삭제
※ AI-Helper는 부적절한 답변을 할 수 있습니다.